【iCore3 双核心板_FPGA】实验二十八:基于SDRAM 的VGA 驱动器的设计

  本实验设计的VGA显示驱动完全基于FPGA实现,用SDRAM做缓存设备,通过ARM控制VGA显示的内容。ARM

通过FSMC总线向FPGA发送数据,由于总线的速度和VGA的显示速度与SDRAM的读写速度不匹配,所以在数据进入

SDRAM前和数据输出SDRAM后需要分别添加FIFO模块和RAM模块做缓存,数据经过SDRAM缓存后,最终输出到

VGA显示器上。

 

实验指导书及代码包下载:

链接:http://pan.baidu.com/s/1i4My2ih 密码:g91i

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值