自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 收藏
  • 关注

原创 动态配置接口DRP(Dynamic Reconfiguration Port)

文章目录Introduction一、DRP 寄存器二、DRP状态机状态机框图IntroductionReconfiguration of MMCM or PLL is performed through the DRP. The DRP provides access to the configuration bits that would normally only be initialized in the bitstream. This allows the user to dynamicall

2021-04-10 16:09:50 5147

原创 Verilog学习笔记(二)——parameter与localparam的区别

parameter:用于顶层模块与底层模块之间的参数传递,并行例化的模块也可以使用,相当与全局变量;localparam:仅限于本module内部使用,并行例化的模块不可调用,相当于局部变量。

2021-04-05 21:17:10 9602

原创 verilog笔记(一)——串并转换

FPGA中的串并转换1、串并转换的思想FPGA中的串并转换主要设计思想来源于用面积换速度,对数据流进行管理,FPGA中实现串并转换的主要方式有双口RAM,FIFO,移位寄存器等,对于数据量较大的一般使用双口RAM或者FIFO实现,数据量较小的使用移位寄存器实现。2.串并转换的移位寄存器实现代码如下:module S2P( input clk_bit, input bit_valid, input bit_data, output [1:0] para_data, outpu

2021-03-07 09:47:19 3509

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除