采样频率和带宽的关系_ADI公司AD7380系列SAR ADC的片内过采样 - 模拟技术

作者:ADI公司JonathanColao

简介

本应用笔记讨论逐次逼近寄存器(SAR)型模数转换器(ADC)中的片内过采样。常见过采样技术有两种:正常平均和滚动平均。这些技术是在AD7380/AD7381及其高吞吐速率SARADC系列中执行的,因此平均转换数据可以直接获得,数字控制器的负担得以减轻,这在数据采集系统中是一个优势。

在精密数据采集系统中,信噪比(SNR)和有效位数(ENOB)越高,系统在有宽带噪声的情况下测量信号的性能就越好。

噪声会降低系统性能。降低噪声的方法包括:用分辨率更高的ADC(例如Σ-ΔADC或SARADC)替换该系统,或者进行过采样并使用数字滤波技术。

过采样技术在Σ-ΔADC架构设计中有很长的历史。Σ-ΔADC由Σ调制器和随后的数字信号算法模块(或数字滤波器)构成。Σ调制器可以小至一位量化器,用以采集成千上万的样本,然后对这些样本进行抽取以实现高分辨率转换结果。参与平均的样本越多,可获得的分辨率越高,因而转换结果越接近于采样值。常见的Σ-Δ应用有温度监视和电子秤测量系统。

Σ-ΔADC架构依赖于以比目标带宽高得多的速率对较小电荷进行采样。它采集的样本更多,但每次获取的电荷更小。典型Σ-ΔADC的过采样范围介于目标信号的32倍至1000倍之间。过采样与噪声整形(调制方案)相结合的结果将带内噪声移到目标带宽之外。移至更高带宽的噪声随后通过数字滤波滤除。结果是目标带宽中的噪声更低且分辨率更高。Σ-ΔADC的每次转换结果都是较小但更频繁的采样事件所产生的。

SARADC利用逐次逼近来确定结果。SARADC通过逐步方法来确定数字表示的每个比特在单个采样瞬间是什么。SAR采样电荷再分配电容数模转换器(DAC)阵列。采样数据与每个二进制加权电容阵列进行比较。二进制加权电容的总数决定了SARADC的位数或分辨率。转换过程由高速内部时钟和容性DAC阵列控制,能够快速转换变化的信号。SARADC用于需要宽带宽的数据采集系统。

SARADC通常转换单个时刻,以提供与特定时刻有关的数字答案。过采样的使用随着更快速SAR转换器的出现而增加,目的是提高关键目标带宽的分辨率。在当今使用过采样技术的SARADC中,该技术常常是通过微控制器或现场可编程门阵列(FPGA)上的后处理执行的。ADI公司则在其SARADC系列中内置了过采样特性。这种过采样特性能够提高噪声性能,简化接口要求,并允许用户直接使用,而无需对FPGA或微控制器进行设计并执行需要消耗大量资源的均值计算。过采样特性还能在可管理的数据速率下尽可能提高数据处理性能。

表公司双通道、同步采样SARADC系列

I输入类型 16位 14位 12位
差分 AD7380 AD7381
单端 AD7386 AD7387 AD7388

过采样

在模数转换期间,模拟信号由ADC数字化。与非过采样解决方案相比,过采样通过对模拟信号进行采样,并以远高于所需速率的方式对该信号进行数字转换来提高数字化信号的有效分辨率。过采样允许用户在更宽的带宽内对转换器噪声进行平均,从而消除噪声。对于不相关、宽带(白)和零(0)均值的噪声,当平均和/或滤波到特定带宽时,每2倍过采样,噪声就会降低√2倍或3dB。其他频谱内容(例如相关噪声或谐波)不会因平均而降低。图1显示了一个ADC的噪声水平(深灰色),噪声来源有多个,包括量化噪声、热噪声和外部噪声(例如驱动器、时钟和基准电压源),分布在奈奎斯特带宽上。

28c09cbf5035f19331d931b8a3b70216.png

图1.平均滤波后的噪声

根据奈奎斯特理论(fSAMPLING≥(2×fIN)),为了准确重构信号,必须以至少两倍于目标最大频率的速率对输入信号进行采样。为使过采样发生,也要遵循同样的标准。过采样会降低信号的噪声,导致系统SNR增加,从而分辨率得以

  • 1
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
SAR ADC(Successive Approximation Register Analog-to-Digital Converter)是一种常见的模数转换器,采用逐次逼近寄存器的方法进行转换。在SAR ADC中,采样时间是指模拟信号在输入采样保持电路中保持的时间长度。 不同的采样时间会对SAR ADC的转换结果产生影响,主要有以下几个方面: 1. 分辨率:采样时间会影响SAR ADC的分辨率。较长的采样时间可以提供更多的时间来充分采样和保持模拟信号,从而提高分辨率。较短的采样时间可能导致信号采样不完整或失真,降低分辨率。 2. 功耗:采样时间与ADC的功耗有关。较长的采样时间意味着ADC需要在更长的时间内运行,因此会消耗更多的功耗。较短的采样时间可以降低功耗,但可能会牺牲一定的分辨率。 3. 抖动:采样时间还会对ADC的抖动性能产生影响。抖动是指ADC转换结果的不确定性或波动性。较长的采样时间可以减少抖动,因为它提供了更多的时间来平均输入信号。较短的采样时间可能导致抖动增加,因为采样时间较短时,输入信号的微小变化可能会对结果产生更大的影响。 4. 动态性能:采样时间还与SAR ADC的动态性能相关。较长的采样时间可以提高SAR ADC的动态范围和信噪比(SNR),使其能够更好地处理较高幅度和低频信号。较短的采样时间可能导致动态性能下降,特别是对于高幅度和高频信号。 因此,在设计中选择适当的采样时间是重要的。需要综合考虑分辨率要求、功耗限制、抖动性能和动态范围等因素,并根据具体应用场景进行权衡和调整。同时,还可以通过合适的模拟前端设计、时钟控制和滤波等技术手段来优化SAR ADC的性能。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值