adc采样时间_时钟抖动对ADC性能的影响

本文探讨ADC的孔径延迟与孔径抖动,指出孔径抖动会导致ADC信噪比恶化。通过公式推导,阐述了时钟抖动如何影响ADC的精度,并从时域和频域角度分析了其对信号恢复的不确定性。文章引用多个技术资料,深入解析了时钟抖动对高速ADC性能的影响。
摘要由CSDN通过智能技术生成

 引言:

    ADC是现代数字解调器和软件无线电接收机中连接模拟信号处理部分和数字信号处理部分的桥梁,其性能在很大程度上决定了接收机的整体性能。在A/D转换过程中引入的噪声来源较多,主要包括热噪声、ADC电源的纹波、参考电平的纹波、采样时钟抖动引起的相位噪声以及量化错误引起的噪声等。本文主要讨论采样时钟抖动对ADC信噪比性能的影响及评估公式推导。

    在讨论之前我们先明确孔径延迟孔径抖动两个概念。

一、什么是ADC的孔径延迟、它对ADC性能是否造成影响?

  孔径延迟,英文释义为Aperture delay,是由于采样保持开关关断需要一定时间,相当于在采样时钟上引入一个小延迟,使得采集的信号为实际信号的延迟版本,因此,若孔径延迟是固定常数,则它并不产生误差,只会在时钟输入或模拟输入中起固定延迟的作用。

  孔径延迟不产生误差(假设它经保持时间要短)但会在采样时钟输入或模拟输入中起固定延迟作用。但若在“交错”ADC,同步采样应用或直接I/Q解调中,由于不同AD转换器的孔径延迟是有差异的,可能给高摆率的信号带来误差,那么两个AD转换器必须精密匹配,必须适当调整采样时钟相对ADC的相位,从而消除孔径延迟不匹配问题。

二、什么是ADC的孔径抖动,它与孔径延迟一样吗?

  前文我们理解了孔径延迟,若其存在样本间变化(即,不同的输入信号带来不同的孔径延迟),则会产生电压误差

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值