preparestatement中的反射原理_反射原理的学习笔记

主要学习资料参见高速先生的如下链接

反射相关文章​www.edadoc.com
07320caaca048b9533719a7e80864ce0.png
  • 数字信号如何在频域表征

输出端发出的任何数字波形,在频域分析都是很多正玄波的叠加

e28bf90703b617328347008ae94eaffe.png
时域的信号

b5abfc6a0be0980391cc94863ab0aed9.png
频域的频谱图

90c2b4759ec05305164b02809db914a5.png
时域角度多个正玄波如何叠加成数字信号
  • 正玄信号的叠加

两个同频正玄信号叠加,输出信号决定于二者的相位关系。高速先生一文举例说明了传输线长度不同,同样的正玄输入信号经过该传输线后相位的变化。

一般FR4的PCB传输延迟是6mil/1ps. 对于1Ghz正玄信号(1ns的周期),波长

.

如果同样的输入信号,经过两个不同的传输线,然后叠加起来。如果两个传输线的长度差

,叠加之后的信号会看到幅值变小,波形畸变。
仿真反射详解(一)​www.edadoc.com
07320caaca048b9533719a7e80864ce0.png
  • 反射的原理

信号是以电磁波的形式传递的。波从一个介质入射到另一个介质时,会产生反射。同样的,当我们信号传输遇见阻抗不连续时,信号会产生反射。

07436733315fee8d5bef264af220b295.png

反射能量的强度跟阻抗比匹配的程度相关。在开路短路这种极端情况下,反射的幅值会和入射的幅值相等。

当传输线的长度相对于信号的

很小的时候,不需要关心反射。原因是反射都被输入信号的上升下降沿隐藏了。比如工作时钟是100MHz,数字信号的周期是10ns, 信号的上升下降沿只要可以保持在1~2ns就可以保证接受端正确识别信号,因此可以考量传输线对1Ghz正玄信号的影响,只要传输线
就可以忽略反射问题,也就不需要考虑阻抗匹配的问题。

如何确定系统中最高频率信号呢?一般需要用上升时间来看。如果不知道上升时间只知道信号的时钟频率或数据率,那么一般需要考虑5次谐波也就是上升时间估计为信号周期的10%。对于10G,25G等高速串行信号,可以参照datasheet或者使用12%~15%的周期。

d64390633568c42f73613da2a990836b.png

反射系数可以参见下文推导过程:

仿真反射详解(二)​www.edadoc.com
07320caaca048b9533719a7e80864ce0.png
  • 反射的发生位置
  1. 下图给出了反射发生的示意图,每次反射幅度都会降低,所以一般只考虑两级反射的影响。反射波相比入射波,要多走2*L。 假设反射波的频率时f,则反射波的波长
    ,那么
    就是反射波和入射波的相位差。当两个波相差
    时,信号损耗最大。因此当L非常小时,只有很高频率的入射波会被反射影响,但当L变大,受影响信号的频率也减少。

b66ee54884d26686f7c92cf23d6198ff.png

也就是说,当X为100mil时,第一次最大衰减的频点为15GHz,我们从S参数中可以很明显的看出:

3c583cc2a48c651aa243c95479656f89.png

当X为300mil时,第一次谐振频率为5GHz:

1f69326275bcd2383c986c2b8350ef5c.png

假设总线长为2000mil,而全部按照breakout区域走线的阻抗去走的话,第一次谐振频率则变成了750MHz,谐振周期为1.5GHz:

a963abf216a4b4eb9040ac082b846a3b.png

因此当PCB上有阻抗不连续,原则是减少不连续的线长。如何不连续的线长很小比如20mil,那么这个长度信号频率f满足

的信号,就需要开始考虑反射的影响了;对信号频率f满足
的信号,反射的影响是非常大的。
  • TDR 原理和应用
TDR测试原理​www.edadoc.com
07320caaca048b9533719a7e80864ce0.png

TDR就是利用阻抗不匹配的反射来测量阻抗,以及阻抗不连续的位置。

下图为例,如果待测DUT的阻抗不是50ohm,TDR测试仪可以根据测量的入射和反射波幅值,计算Zdut.

44ca32d27c6c2750ba928476386061e3.png

2d9d74ee47e09dc9ba6a9e5948250796.png

待测DUT的长度可以根据开路段反射回来的信号叠加来测量

6348ad50a802c240dda50a3f9d97c612.png
  • 阻抗端接减少反射

当输出器件的输出阻抗,输入器件的输入阻抗,以及传输线阻抗不匹配时,反射会发生在两两交点处。为了消除反射避免信号畸形,一般会在输入和输出添加端接电阻来改变器件的输入输出阻抗,达到阻抗匹配的效果。

高速设计的三座大山-串联电阻对信号的影响​www.edadoc.com
07320caaca048b9533719a7e80864ce0.png

端接会引起信号幅值损失,上升沿变缓等缺点,但可以防止反射带来的波形畸形。如下图,可以看到端接30 ohm可以得到最好的方波。

0e88469e520c9cb010f554a01496cbd4.png
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值