主要学习资料参见高速先生的如下链接
反射相关文章www.edadoc.com![07320caaca048b9533719a7e80864ce0.png](https://i-blog.csdnimg.cn/blog_migrate/d4d81ce682dd860555a383130a76e327.jpeg)
- 数字信号如何在频域表征
输出端发出的任何数字波形,在频域分析都是很多正玄波的叠加
![e28bf90703b617328347008ae94eaffe.png](https://i-blog.csdnimg.cn/blog_migrate/0ed7c8671b854999eacc08136745100f.jpeg)
![b5abfc6a0be0980391cc94863ab0aed9.png](https://i-blog.csdnimg.cn/blog_migrate/ba79c1341ad81d0e756bf621614c5fdb.jpeg)
![90c2b4759ec05305164b02809db914a5.png](https://i-blog.csdnimg.cn/blog_migrate/22ee101aa31e0524cda236be5559beb8.jpeg)
- 正玄信号的叠加
两个同频正玄信号叠加,输出信号决定于二者的相位关系。高速先生一文举例说明了传输线长度不同,同样的正玄输入信号经过该传输线后相位的变化。
一般FR4的PCB传输延迟是6mil/1ps. 对于1Ghz正玄信号(1ns的周期),波长
如果同样的输入信号,经过两个不同的传输线,然后叠加起来。如果两个传输线的长度差
![07320caaca048b9533719a7e80864ce0.png](https://i-blog.csdnimg.cn/blog_migrate/d4d81ce682dd860555a383130a76e327.jpeg)
- 反射的原理
信号是以电磁波的形式传递的。波从一个介质入射到另一个介质时,会产生反射。同样的,当我们信号传输遇见阻抗不连续时,信号会产生反射。
![07436733315fee8d5bef264af220b295.png](https://i-blog.csdnimg.cn/blog_migrate/d3e637703fb56105f2a304bed7ff0df9.jpeg)
反射能量的强度跟阻抗比匹配的程度相关。在开路短路这种极端情况下,反射的幅值会和入射的幅值相等。
当传输线的长度相对于信号的
如何确定系统中最高频率信号呢?一般需要用上升时间来看。如果不知道上升时间只知道信号的时钟频率或数据率,那么一般需要考虑5次谐波也就是上升时间估计为信号周期的10%。对于10G,25G等高速串行信号,可以参照datasheet或者使用12%~15%的周期。
![d64390633568c42f73613da2a990836b.png](https://i-blog.csdnimg.cn/blog_migrate/0467a3c7eaa9a6dca3bbe521d8c60991.jpeg)
反射系数可以参见下文推导过程:
仿真反射详解(二)www.edadoc.com![07320caaca048b9533719a7e80864ce0.png](https://i-blog.csdnimg.cn/blog_migrate/d4d81ce682dd860555a383130a76e327.jpeg)
- 反射的发生位置
- 下图给出了反射发生的示意图,每次反射幅度都会降低,所以一般只考虑两级反射的影响。反射波相比入射波,要多走2*L。 假设反射波的频率时f,则反射波的波长
,那么
就是反射波和入射波的相位差。当两个波相差
时,信号损耗最大。因此当L非常小时,只有很高频率的入射波会被反射影响,但当L变大,受影响信号的频率也减少。
![b66ee54884d26686f7c92cf23d6198ff.png](https://i-blog.csdnimg.cn/blog_migrate/8f247ff3e63b35575ef7fc60da3f1e75.jpeg)
也就是说,当X为100mil时,第一次最大衰减的频点为15GHz,我们从S参数中可以很明显的看出:
![3c583cc2a48c651aa243c95479656f89.png](https://i-blog.csdnimg.cn/blog_migrate/f17c2bdbfaa55694c7717d29e2ca2fd0.jpeg)
当X为300mil时,第一次谐振频率为5GHz:
![1f69326275bcd2383c986c2b8350ef5c.png](https://i-blog.csdnimg.cn/blog_migrate/cbe673a96fc2f1f9013b49fb6bfc49ab.jpeg)
假设总线长为2000mil,而全部按照breakout区域走线的阻抗去走的话,第一次谐振频率则变成了750MHz,谐振周期为1.5GHz:
![a963abf216a4b4eb9040ac082b846a3b.png](https://i-blog.csdnimg.cn/blog_migrate/2bce226892961e94e4aac31d0314f73b.jpeg)
因此当PCB上有阻抗不连续,原则是减少不连续的线长。如何不连续的线长很小比如20mil,那么这个长度信号频率f满足
- TDR 原理和应用
![07320caaca048b9533719a7e80864ce0.png](https://i-blog.csdnimg.cn/blog_migrate/d4d81ce682dd860555a383130a76e327.jpeg)
TDR就是利用阻抗不匹配的反射来测量阻抗,以及阻抗不连续的位置。
下图为例,如果待测DUT的阻抗不是50ohm,TDR测试仪可以根据测量的入射和反射波幅值,计算Zdut.
![44ca32d27c6c2750ba928476386061e3.png](https://i-blog.csdnimg.cn/blog_migrate/0cf7e82b9152e8f2f14974bfe1eb7778.jpeg)
![2d9d74ee47e09dc9ba6a9e5948250796.png](https://i-blog.csdnimg.cn/blog_migrate/b19a8621f5af32acf85870a5530d72ba.jpeg)
待测DUT的长度可以根据开路段反射回来的信号叠加来测量
![6348ad50a802c240dda50a3f9d97c612.png](https://i-blog.csdnimg.cn/blog_migrate/109df2eb77db28e5eb81681872960c53.jpeg)
- 阻抗端接减少反射
当输出器件的输出阻抗,输入器件的输入阻抗,以及传输线阻抗不匹配时,反射会发生在两两交点处。为了消除反射避免信号畸形,一般会在输入和输出添加端接电阻来改变器件的输入输出阻抗,达到阻抗匹配的效果。
高速设计的三座大山-串联电阻对信号的影响www.edadoc.com![07320caaca048b9533719a7e80864ce0.png](https://i-blog.csdnimg.cn/blog_migrate/d4d81ce682dd860555a383130a76e327.jpeg)
端接会引起信号幅值损失,上升沿变缓等缺点,但可以防止反射带来的波形畸形。如下图,可以看到端接30 ohm可以得到最好的方波。
![0e88469e520c9cb010f554a01496cbd4.png](https://i-blog.csdnimg.cn/blog_migrate/5f168b7330d99bbc157642167554d241.jpeg)