一个dsp最小系统至少要有_DSP最小系统相关

本文详细介绍了DSP最小系统的设计,包括JTAG接口的连接与标准,引脚电平,上拉电阻的要求,以及电源指示灯和测试孔的设置。在系统检测中,强调了电压、时钟信号、仿真器连接和程序运行的重要性。
摘要由CSDN通过智能技术生成

一.JTAG(Joint Test Action

Group,仿真测试引脚接口)用于连接最小系统板和仿真器,实现仿真器对DSP的访问,JTAG接口的连接需要和仿真器上的接口一致。不论什么型号的仿真器,其JTAG接口都必须满足IEEE

1149.1的标准。满足IEEE 1149.1标准的14脚JTAG接口如图所示。

最小系统JTAG个引脚电平:

1. TMS 3.3V 2. TRST 3.3V 3. TDI 3.3V 4. GND 0V 5. 3.3V 6. 悬空 7. TD0 0V 8. GND 0V 9. TCK 3.3V 10. GND 0V 11. TCK 3.3V 12. GND 0V 13. EMU0 3.3V 14. EMU1 3.3V

各个引脚的含义请参照DSP的引脚说明。一般情况下,最小系统板需要引出双排的14脚插针和图6.3中的一致。在大多数情况下,如果系统板和仿真器之间的连接电缆不超过6inch,就可以采用如图6.4所

示的接法。

这里需要注意的是,其中DSP的EMU0和EMU1引脚都需要上拉电阻,推荐阻值为4.7k或者10k。

如果DSP和仿真器之间的连接电缆超过6inch,则必须采用图6.5所示的接法,在数据传输引脚加上驱动。如果系统板上有多个DSP,则多个DSP之间的JTAG接口采用菊花链的方式连接在一起,接法如图6.6

所示。

二.其他引脚和测试信号

1.上拉电阻或者下拉引脚

DSP芯片的有些引脚必

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值