传统的6U三通道通用信号处理平台由通用信号处理模块和激励接收模块组成。通用信号处理模块一般采用3个独立的通道,每通道为DSP+FPGA的结构。激励接收模块一般按频段划分为多个种类。随着航电系统综合化和软件无线电理论的发展,对高速采样、信号处理、软件重构能力和小型化的要求越来越高。需要设计出一种集成度更高、重构方式更灵活、采样速率可动态配置的新型通用信号处理平台。
本文方案在传统的6U三通道通用信号处理模块基础上,通过采用FPGA分区加载技术,将FPGA数量由三片减少到一片,减少PCB布板面积并降低了系统功耗,从而使激励接收模块的采样功能集成到通用信号处理模块上。
1 硬件架构
新型多通道通用信号处理平台主要包括高速AD芯片、Xilinx最新UltraScale系列FPGA和TI的多核DSP,原理框图如图1所示。其中FPGA和高速ADC之间数据传输采用JESD204B接口总线。
新型多通道通用信号处理平台与传统通用信号处理平台的差别如图2所示。采用大容量FPGA和分区加载技术,将传统实现中三个FPGA中的功能放在一个大容量FPGA的3个静态区中。通过局部重构多种功能的方法简化了波形重构设计,满足多通道波形独立并发运行的需求,并且便于后期功能扩展。
1.1 数据处理单元<