一、ADC的采祥-保持电路
(1)电路组成及工作原理:
N沟道MOS管T作为采样开关用。当控制信号比为高电平时,T导通,输入信号VL经电阻Ri和T向电容Ch充电。若取Ri=Rf则充电结束后Vo=-Vi=VC。当控制信号返回低电平,T截止。由于Ch无放电回路,所以Vo的数值被保存下来。缺点:采样过程中需要通过Ri和T向Ch充电,所以使采样速度受到了限制。同时,Ri的数值又不允许取得很小,否则会进一步降低采样电路的输入电阻。
(2) 改进电路及其工作原理
上图是单片集成采样-保持电路LE198的电路原理图及符号,它是一个经过改进的采样保持电路。图中A1,A2是两个运算放大器, S是电子开关, L是开关的驱动电路,当逻辑输入VL为1,即以为高电平时, S闭合;VL为0,即低电平时,S断开。
当 S闭合时, A1,A2 均作在单位增益的电压跟随器状态, 所以Vo=V'o=VI 如果将电容 Ch接到R2的引出端和地之间,则电容上的电压也等于VI。当VL返回低电平以后,虽然S断开了,但