DCDC
文章平均质量分 83
rrrr3123
这个作者很懒,什么都没留下…
展开
-
DCDC系列(五): PCB Layout说明
第五种打孔方式是最佳的打孔方式,即将过孔打在焊盘中心,这样环路面积最小,寄生电感参数也最小,但是使用此种打孔方法需要注意焊接问题,在SMT时,盘上孔很容易导致焊锡流失,导致虚焊。整个电流路径如图2所示。而且此阶段电感 在其反向电动势的作用下维持输出电流Io,刚开始阶段IL>Io,因此IL在满足负载电流Io需求后,会同时再给输出电容器Cout充电,而随着电感能量减弱,当IL原创 2024-08-27 10:39:35 · 534 阅读 · 0 评论 -
DCDC系列(一): COT DCDC基本原理
电流环DCDC属于双环控制模式,根据电流检测的位置,分为峰值电流环控制模式、谷值电流环控制模式和平均电流环控制模式,主要由输出电压反馈环和电流环两个环路来实现控制,其瞬态响应比电压环更好,且有自动限流的功能,但仍需要斜坡补偿网络,且对噪声敏感。Stage3: 在下管NMOS打开阶段,由于后级负载此时间段内消耗的电量较少,所以VFB还未低至Vref,所以此阶段中,上管PMOS和下管NMOS均处于关断状态,此时的电感电流为0mA,此阶段测的VSW上的电压就是Cout上的电压VREG;原创 2024-08-27 10:06:58 · 150 阅读 · 0 评论 -
DCDC系列(三): 输出电容的参数和选型介绍
由于我们设计的DCDC其控制环路是基于纹波控制的单环COT DCDC,其环路的稳定性取决于DCDC的纹波幅值大小,如果纹波幅值过小,就会导致环路出现稳定性问题,BLE SoC的DCDC在设计时, Cout_max设计值4.7uF,即输出纹波幅值在DCDC任何配置下不应小于2mV。由上推导可知,输出电容器的容值,ESR和ESL都会影响输出电压纹波幅度,但实际电容器上,ESL寄生参数很小,都是nH级,与uH级功率电感相比,可忽略不计,主要关注的还是输出电容器的容值和ESR对输出电压纹波的影响,即。原创 2024-08-27 10:17:46 · 567 阅读 · 0 评论 -
DCDC系列(二): 输入电容的参数和选型介绍
通过上述推导分析可知,影响输入纹波幅度大小的因素有很多,因此只需要评估当DCDC工作在最差条件下的输入电压纹波满足设计需求,其他工作条件下就都能满足纹波要求,由上式(14)可得,仅当DCDC工作在临界状态时,输入纹波电压幅度最大,即fs1=fs2(Ts1=Ts2),则有。图2对 DCDC工作在各个阶段状态进行了简要的示意说明,其中假定输入电容器容值足够大,对于Iin在DCDC整个工作周期内,基本保持恒定,在此基础上,进行如下的一系列输入电容动态纹波估算分析。在一个周期内ESR的电压纹波△VESR为。原创 2024-08-27 10:12:35 · 219 阅读 · 0 评论 -
DCDC系列(四): 电感的参数和选型介绍
如何快速的判断所使用的电感饱和电流过小,我们可以通过电流钳抓取电感L上的电感电流,通过电感电流波形来判断电感饱和电流是否符合要求,如果我们抓取的电感电流波形是标准的三角波,则证明电感的饱和电流满足要求,如果我们抓取电感电流波形异常,出现畸形,即下图所示的非标准三角波,就证明所使用的电感的饱和电流不满足要求,需要选择饱和电流更大的电感器。饱和电流Isat的定义:是表示标称电感值衰减10%~30%时的偏置电流大小,不同厂商的规格存在一定差异,一般为标称电感值衰减30%时的偏置电流大小。原创 2024-08-27 10:20:50 · 309 阅读 · 0 评论