数字电路设计方向面试题汇总

initial被一些综合器视为不可综合的语法,通常用于仿真的Testbench模块中对激励矢量的描述或用于给寄存器变量赋初值,而在实际电路中赋初值是没有意义的,在综合时会被忽略,但却可以在可综合模块中对存储器加载初始化文件,这属于一种可综合的行为,但不能就因此说initial就是可综合的语法,所以不要轻易在可综合的模块中使用initial,或者干脆最好不要用。所以,f(t/2)的最大频率为(x/2)Hz,根据奈奎斯特采样定理,对f(t/2)信号采样,至少需要2*(x/2)Hz采样率,即1/x采样区间。
摘要由CSDN通过智能技术生成
  1. 在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为()
    答案考察点:格雷码、独热码、二进制编码
    解析:题目中“状态变量数”指状态变量位宽。格雷码表示3个状态:2’b00、2’b01、2’b11;二进制表示3个状态:2’b00、2’b01、2’b10;独热码表示三个状态:3’b001、3’b010、3’b100;因此最少需要2个状态变量数.

  2. 下列表达式不存在竞争冒险的有()

A Y = ABC’+AB’ B Y = AB+ B’C C Y = (A+B)(B’+C) D Y = (A+B’)AD’
答案考察点:竞争与冒险的公式法识别
解析:
A:令A=C=1,则Y=B+B’,此为0型冒险
B:令A=C=1,则Y=B+B’,此为0型冒险
C:令A=C=0,则Y=B
B’,此为1型冒险
D:不存在竞争与冒险

  1. 在设计一个采样电路时,需要采样得到的最小信号是100uV,若使用5V基准ADC,则分辨率至少为()。
    答案设ADC分辨率为x,则有:5/2x<=10(-8) 则x>=16

  2. 如果系统使用512K*8的SRAM,那么需要多少位的地址线和数据线?
    答案SRAM的深度512K=524,288,宽度8bit,则地址线2^19=524288,19位。数据线8位。

  3. I2C总线通信的传输速率可以配置成多少速率()。

A 400Kbit/s B 3.4Mbit/s C 1Mbit/s D 100Kbit/s
答案考察点:I2C总线通讯速率
解析:
I2C总线通讯速率如下:
普通模式:400Kbit/s
快速模式fast mode:400Kbit/s
高速模式high speed mode:3.4Mbit/s
超高速模式ultra fast mode:单向传输速度5Mbit/s
因此,本题选ABCD

  1. 将一个整数10002保存到内存里,以ASCII码形式存储和以二进制形式存储,占用的字节数分别是多少?
    答案ASCII每个字符占1个字节,因此10002占用5字节。2^14=16384,因此10002至少占用14位,2个字节。

  2. 使用带宽为100MHz的示波器,测试频率100MHz,3.3V的方波信号时,示波器显示的波形应该是()

A 100MHz,3.3V的正弦波 B 100MHz,2.3V左右的正弦波 C 100MHz,2.3V左右的方波
D 100MHz,3.3V的方波
答案**解析:**

  • 5
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值