自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(14)
  • 资源 (1)
  • 收藏
  • 关注

原创 通过Anaconda安装python库

其中“openpyxl”是安装好的库,这段代码会找到当前Spyder使用的Python解释器,并通过该解释器安装"openpyxl"模块。根据需要安装对应的库。其中“openpyxl”是安装的库名,根据需要安装相应的库文件。

2023-10-07 10:42:46 402 1

原创 Quartus II、Modelsim联合仿真(自动仿真)

Quartus II Modelsim 仿真

2023-09-04 20:05:15 3248 1

原创 quartus II SignalTap 在线调试

signaltap调试

2022-07-05 19:55:40 959 1

原创 【无标题】

intel FPGA 芯片引脚说明fpga 芯片引脚指导手册

2022-05-17 10:40:20 154

原创 EP1C6T144C6N参数说明

EP1C6T144C6N参数说明LEs(1LUT4+DFF)5980RAM blocks(128×36bit)20RAM大小92160bitsPLLs2I/O pins185详细说明如下:

2022-01-16 11:34:55 433

原创 EP4CE6E22C8N规格参数

EP4CE6E22C8N规格参数针脚数144RAM大小276480 bit输入/输出数91 Input工作温度(Max)85 ℃工作温度(Min)0 ℃电源电压1.15V ~ 1.25V封装QFP-144逻辑块LAB392逻辑单元LE6272RAM276480bit嵌入式存储器270Kbit详细数据手册如下:...

2022-01-11 19:39:36 4658

原创 两台电脑通过网线共享文件

两台电脑通过网线传输文件首先用网线将两台电脑连接起来,两台电脑通过网线连接组成简单的“局域网”,通过简单设置即可实现。1.设置电脑1和电脑2的以太网(1)找到网络图标(2)选中该图标右键—>属性,选择“以太网”(3)选择以太网“属性”(4)弹出的对话框中选中“TCP/IPv4”,然后点击“属性”(5)弹出的对话框,对电脑1进行如下设置(6)对电脑2进行如下设置电脑设置部分到此结束,接下来进行文件共享。2.文件共享(1)首先操作被共享文件所在的电脑1,在电脑1中选中被共

2021-12-11 15:33:58 17352 2

原创 Modelsim仿真教程

Modelsim仿真教程1.打开安装好的Modelsim,初次使用时界面如下所示:2.由于是第一次使用,需要新建library弹出的对话框一般保持默认,选择ok3.选中新建的work,然后新建工程弹出的对话框中填入工程名和选择保存路径,然后选择OK4.如果有仿真文件,在弹出的对话框选择存在的文件,否则选择新建文件,这里以新建文件为例进行演示文件名与工程名一不一样都可以,语言类型一般选择Verilog5.仿真文件添加完后,添加源文件,源文件如果已经有了,选择添加已存在文件直接添加

2021-12-06 15:17:10 20620

原创 常用Verilog 运算符及表达式

Verilog运算符及表达式1.算数运算符:加、减、乘、除、取余(+、-、*、/、%);2.赋值运算符:非阻塞赋值、阻塞赋值(=、<=);3.关系运算符:大于、小于、等于、不等于、大于等于、小于等于(>、<、==、!=、>=、<=);4.逻辑运算符:与、或、非(&&、||、!);5.条件运算符(?:);6.位运算符(~、|、^、&、^~);7.移位运算符:循环左移、循环右移(<<、>>);8.拼接运算符:位拼接({

2021-12-02 20:57:16 34732 3

原创 Verilog数据类型:tri0与tri1

Verilog语法tri0和tri1Verilog中定义了19种数据类型,包括tri0和tri1;其余分别是:reg型、 wire型、 memory型、 integer型、 parameter型、large型、 medium型、 small型、 scalared型、 time型、 tri型、triand型、 trior型、 trireg型、 vectored型、 wand型、

2021-12-01 21:29:54 7927

原创 Quartus将sof文件生成.jic文件固化进flash

一、生成.sof文件Quartus建立的工程编译通过之后会工程文件目录下自动.sof文件,该文件可用于验证功能的正确性,下载之后可实现相应的功能,但是断电之后会丢失。二、将.sof文件生成.jic文件过程如下;打开Quartus软件,在菜单栏找到File1、选择File然后找到下面的Convert Programming Files单击2、弹出的对话框如下所示3、点击黑色三角选择文件类型4、选择板卡上flash芯片的型号以及下载方式5、生成的文件名以及地址,可自定义6、先选

2021-11-17 17:09:48 6615

原创 Quartus关联Notepad++

Quartus关联Notepad++安装Quartus和Notepad++首先安装Quartus和Notepad++,安装完成后打开Quartus。在Quartus里关联Notepad++1.不论哪个版本的Quartus,关联方法都是一样的,在quartus界面标题栏找到Tools,单击Tools然后选择Options2.在General选择Preferred Text Editor,在Text editor选择Notepad++3.在Command-line的引号内填入Notepad++的

2021-11-08 19:04:28 2592 2

原创 Quartus软件及器件库下载及安装

quartus软件及器件库下载与安装Altera官网下载地址:https://fpgasoftware.intel.com/13.0sp1/?edition=subscription&platform=windows1注册账号并登录账号如果没有登陆,下载时会提示登录,否则无法下载2下载需要的软件FPGA开发软件很多,根据开发板选择对应的软件及器件,一般选择标准版,如下图所示:下载时选择对应的型号,下面会有相应版本的介绍以及支持的器件库,根据需要选择下载:下载软件以及需要的器件库,器

2021-11-08 14:39:20 5689

原创 quartus 编译错误:12024 WYSIWYG primitive “pll“ is not compatible with the current device family

quartus 编译错误:12024 WYSIWYG primitive “pll” is not compatible with the current device family错误如下解决方法:双击错错误描述的第二行,定位到出错出现的地方:将原工程中的device替换为现在工程的device,替换后不再报此类错误...

2021-11-08 11:23:21 1003

EP1C6T144C6N.pdf

EP1C6T144C6N数据手册

2022-01-11

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除