15年后重新使用FPGA

上次使用FPGA是2004年了,如今项目需要,重新使用FPGA,看了一个例程,蒙了!只认识modul,begin,其他一概不知了,原来使用的是VHDL语言,现在的都是Verilog语言,没有办法开始啃书吧!
paremeter 定义参数,相当于C中的define,不知道对不对。
input,output,inout输入输出还记得。
reg,wire模块内使用
功能块定义:assign,always。
数据类型定义,1‘b0(看例程都完全不知道是啥了)
begin:顺序执行;
fork:并行执行;
=:阻塞赋值,一般用于组合逻辑,顺序的;
<=:非阻塞赋值,并行的,一般用于时序逻辑,完全不记得,还以为是逻辑运算。
位拼接{},我可能用到;
条件if,循环语句还记得;
顺序块begin:name,并行块fork:name。
posedge negedge:上升沿,下降沿。
initial:只执行1次;always:不断重复,两者开始立即执行
task taskname 
      input a,b;
      out c;
      .....
end task。    调用taskname(x,y,z),x,y,z 与a,b,c一一对应,
function:

function[M-1,0]name
input [N-1,0] x

endfunction
使用与调用
reg[M-1,0] x;
reg[N-1,0] y;
x= funname(y);

差不多了,开始多屏显示驱动设计。
  • 1
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值