- 博客(5)
- 收藏
- 关注
转载 C语言格式字符(%d%o%x等)
格式说明由“%”和格式字符组成,如%d%f等。它的作用是将输出的数据转换为指定的格式输出。格式说明总是由“%”字符开始的。不同类型的数据用不同的格式字符。格式字符有d,o,x,u,c,s,f,e,g等。如%d整型输出,%ld长整型输出,%o以八进制数形式输出整数,%o以十六进制数形式输出整数,%u以十进制数输出unsigned型数据(无符号数)。%c用来输出一个字符,%s用来输出一个字符串,%f用来输出实数,以小数形式输出,(备注:浮点数是不能定义如的精度的,所以“%6.2..
2021-12-19 12:36:13 3431 1
转载 电脑的脉搏—时钟频率的来龙去脉
电脑的脉搏—时钟频率的来龙去脉PCSHOW.net 作者:《微型计算机》陈忠民 2005-10-04 一首美妙的乐曲会有一个主旋律,而电脑的主旋律就是CPU的时钟频率。主频、外频和倍频,它们从何而来?锁频、超频,又是怎么回事呢? 电脑中有许许多多的半导体芯片,每个芯片都是在特定的时钟频率下进行工作的。时钟发生器提供给芯片的时钟信号是一个连续的脉冲信号,而脉冲就相当于芯片的脉搏,每一次脉冲到来,芯片内的晶体管就改变一次状态,让整个芯片完成一定任务。 电脑中的芯片绝大多数...
2021-01-15 13:10:07 1329
转载 为什么ISO 11898(High speed)限制CAN最高速度是1Mbls
原因一,物理定律的限制:保证CAN通信安全最大的特点是它的发送错误自监测要求:发送器将要发送的位电平与总线上检测到的位电平进行比较。如下图绿色字。这使得所有发送回路必须是带反馈功能的。即发送节点发出一个数据位,传播到最远的接收节点,等待接收节点应答一个数据位,再传播到发送端。电信号在这个回路上传播是有时间的。物理学研究结果,铜线中的电信号传播速度大约为2.310(8次方)m/s。那么,对于40米长的电缆,来回有5ns/m × 40m × 2 = 400ns*的延迟,加上***1.25倍***的设计余量
2021-01-15 11:16:02 813
原创 自学verilog
1、input只能是wire型,不需要你指定类型2、作为input的变量,在模块中必须使用到!3.reg不规定位宽即默认1位。4.assign相当于一条连线,将表达式右边的电路直接通过wire(线)连接到左边,左边信号必须是wire型。当右边变化了左边立马变化,方便用来描述简单的组合逻辑。5.wire型数据常用来表示用于以assign关键字指定的组合逻辑信号。Verilo...
2019-05-29 16:41:47 1194
转载 verilog代码编写工具
1. Verilog 代码格式化工具(见附件)http://www.pudn.com/downloads437/sourcecode/embedded/detail1846481.html2. Sublime(Verilog + Verilog-Automatic 插件)http://blog.csdn.net/david_xtd/article/details/46373419...
2019-05-18 16:10:30 9659
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人