玩转Zynq连载6——虚拟机与Linux系统环境搭建

本文介绍如何在Windows上使用VMware Workstation搭建虚拟机,并在其中安装Ubuntu操作系统,为Zynq的Linux开发做好准备。通过虚拟机,用户可以在不改变现有Windows系统的情况下,体验和开发基于Ubuntu的Zynq应用。
摘要由CSDN通过智能技术生成

玩转Zynq连载6——虚拟机与Linux系统环境搭建

更多资料共享
链接:https://share.weiyun.com/5s6bA0s

在这里插入图片描述
1概述
Zynq不是一个单纯的FPGA,也不是一颗单纯的ARM。没错,Zynq是一颗既有FPGA又有ARM的集成芯片,习惯上,由于这颗集成芯片是由FPGA制造商Xilinx流片生产,所以大家还喜欢亲切的称呼它FPGA。不过,它内嵌的ARM包含了一颗,哦,抱歉,应该是2颗强大的“芯”——双核Cortex A9。
在这里插入图片描述
Cortex A9的强大只有玩过了才能体会,会玩的兄弟们一定要让它跑个linux才过瘾。什么,你还在用它“裸跑”,太out了。跑linux,首先需要咱们也有个PC上的linux做一些开发编译的工作,然后才好让我们的操作系统和应用程序方便的泡在Zynq的A9上。所以呢,这里我们就要先带大家把这个PC上的linux环境先搭建起来。
Ubuntu操作系统是目前最主流的linux操作系统,即可以在PC上安装,也可以跑到我们的A9上,兼容性和可移植性都很棒。只是,大家手上也难能有一个闲置的PC可以直接装Ubuntu,装个双系统有时也会有诸多不便,难于在需要时做系统的切换。因此&#x

文档共60页。主要向初学者提供了Zynq开发的技术方向,针对不同应用给出了基本的参考文档;同时对Zynq双核AMP加载方式做了详细描述,对Zynq的fsbl启动流程做了简单介绍。章节如下: Zynq User Guide 1 介绍 4 2 快速上手指南 4 3 多核开发教程 4 3.1 AMP开发说明 6 3.1.1 快速生成amp工程 6 3.1.2 Generating Boot File 8 3.1.3 烧写程序 9 3.1.4 启动 10 3.1.5 调试 10 3.1.6 总结 11 3.2 SMP开发说明 11 4 ZC706启动代码分析 11 4.1 启动代码 12 4.2 FSBL流程(FOR AMP) 13 4.3 CPU0启动CPU1流程 14 5 程序在线烧写方案及流程 14 5.1 程序烧写需求 14 5.2 提出该需求的原因 14 5.3 程序烧写方案 14 5.3.1 BOOT.BIN组成 14 5.3.2 BOOT.BIN生成方法 15 5.4 FSBL.BIN和APP.BIN等的生成 15 5.5 制作*BIN及烧写的具体步骤 15 5.5.1 制作*bin流程 15 5.5.2 BOOT.bin制作过程 15 5.5.3 FSBL.bin和APP.bin等的生成过程 22 5.6 烧写BOOT.BIN步骤 26 5.6.1 通过SDK工具烧写步骤 26 5.6.2 通过上位机烧写软件的烧写步骤 29 5.6.3 通过串口调试助手烧写步骤 29 6 Zynq Qspi控制器 30 6.1 基本特性 30 6.2 I/O接口 31 6.3 QSPI控制器模式 33 6.3.1 I/O模式 33 6.3.2 线性地址(linear address)模式 33 6.3.3 传统(legacy)SPI模式 34 6.4 QSPI 例程 34 6.5 QSPI控制器支持访问32MB方法 35 6.5.1 Bank地址寄存器(Bank address register) 35 6.5.2 扩展地址模式(Extended address mode) 35 6.5.3 使用新写命令(New commands) 35 6.6 QSPI FLASH选择 35 6.7 作为BOOT器件考虑 35 7 µC/OS系统启动指南 36 7.1 INTRODUCTION 36 7.1.1 Software Requirements 36 7.1.2 Hardware Requirements 36 7.2 HARDWARE DESIGN 37 7.2.1 Step 1. Invoke the Vivado IDE and Create a project 37 7.2.2 Step 2. Create an IP Integrator Design 39 7.2.3 Step 3. Add and setup the Zynq processor system IP block 39 7.2.4 Step 4. Customize the Zynq block for our design 41 7.2.5 Step 5. Add the soft peripherals 45 7.2.6 Step 6. Generate HDL Design Files 47 7.2.7 Step 7. Synthesis, Implement and Generate Bitstream 48 7.3 SOFTWARE DESIGN 49 7.3.1 Step 1. Installation of the µC/OS Repository 49 7.3.2 Step 2. Generate the µC/OS BSP 50 7.3.3 Step 3. Build and Debug the Demonstration Project 54 7.3.4 Step 4. Program the AXI Timer 0 with the ucos_axitimer Driver 55 7.3.5 Step 5. Program the AXI Timer 1 with the Xilinx tmrctr Driver 58 7.4 CONCLUSION 59 8 Linux系统启动指南 59
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值