考点:字位扩展;地址译码器的逻辑表达式;存储器与CPU连接图
解:(1)因为采用了字扩展,片数 = 4 / 1 = 4 =4/1=4 =4/1=4 片
(2)地址位 = l o g 2 4 M = 22 =log_2^4M=22 =log24M=22
(3)
(4)因此,地址译码器表达式为 A 21 ′ A 20 ′ Y 0 ′ + A 21 ′ A 20 Y 1 ′ + A 21 A 20 ′ Y ′ 2 + A 21 A 20 Y 3 ′ A '_{21} A'_{20} Y'_0+A'_{21} A_{20} Y'_1+A_{21} A'_{20} Y' 2+A_{21} A_{20} Y'_3 A21′A20′Y0′+A21′A20Y1′+A21A20′Y′2+A21A20Y3′(设 A 21 A_{21} A21 为最高位)
考点:字位扩展;存储器与CPU连接图
解:(1)需要字位扩展,其中 2048 K 256 K = 8 \frac{2048K}{256K}=8 256K2048K=8个作字扩展, 32 8 = 4 \frac{32}{8}=4 832=4个作位扩展
(2)共需要 8 × 4 = 32 8×4=32 8×4=32个 RAM 芯片
(3)地址位 = l o g 2 2048 K = 21 =log_2^{2048K}=21 =log22048K=21位
(4)
考点:字位扩展;存储器与CPU连接图;地址范围
解:由题意可知,CPU与主存储器的连接图为:
ROM地址范围为:0000H-7FFFH(0~32K)
RAM地址范围为:8000H-FFFFH(32K~64K)
课本P111 1、2、3、4(1)(2)、5、6、7、8、9、11、13、14、15、19、20、21、22、24
考点:字位扩展
解:(1)32位字长为4字节,因此可存储字节数 = 2 20 × 4 = 2 22 = 4 M =2^{20}×4=2^{22}=4M =220×4=222=4M
(2)存储器容量为 1 M × 32 1M×32 1M×32位,则需要进行字位扩展。字扩展需 1 M 512 K = 2 \frac{1M}{512K}=2 512K1M=2 片,位扩展需 32 8 = 4 \frac{32}{8}=4 832=4 片。总共需要 2 × 4 = 8 2×4=8 2×4=8 片
(3)字扩展需要 2 片,因此只需 1 位地址进行芯片选择
考点:字位扩展
解:(1)需要进行字扩展,需要内存条数 = 2 26 16 M = 4 =\frac{2^{26}}{16M}=4 =16M226