这里我们主要讨论一下在AD原理图绘制过程中,当遇到有重复原理图的情况时,怎么通过多层子原理图来代替之前的多个重复原理图,从而减小绘图的工作量。
方法:
- 首先需要添加子原理图:可以通过页面符创建后,再在文件名中添加对应的子原理图文件,但我在这里推荐先建立一个普通的原理图(和顶层的原理图并列),之后再通过设计-create sheet symbol from sheet中选择子原理图文件,这样就在顶层中添加了子原理图的页面符。但是要注意的是,要在子原理图中设置好端口PORT,这样才能在顶层当中进行连线。
- 这是的子原理图虽然导入了,但很明显只有一层
而不是像上面这样的叠层,因为你还没有设置输入和重复。
- 首先你需要建立总线,把不同的变量通过总线接口引到总线上来,不同的变量名需要和后面设置的总线名一致,如总线名signal[1…8],那变量名称就只能是signal1的形式,再接到对应的子原理图的端口。
- 还差最后一步才能实现叠层,就是改名,将name改成repeat(子原理图名,起始标号,结束标号),它就会自动变成垫层了。
这种重复原理图在画pcb时也会很方便
新建PCB文件,导入原理图后,生成多个原理图的ROOM,把一个room中的绘制好,点击Design->Rooms->Create Rectangle Room from selected components生成矩形ROOM框,同样办法制作另一路的ROOM,两路ROOM的格式为前缀名称+标号,需注意前缀名称必须一致,这样才能复制。然后依次点击Design->Rooms->Copy Room Formats出现十字光标,先点击布局好的需要复制的ROOM框在点击另一路ROOM,这样另一路ROOM中所有元件都会像被复制ROOM中的元件一样布局出来,节省了时间。(这段部分参考了https://blog.csdn.net/weixin_44441263/article/details/121164825?spm=1001.2014.3001.5501)