signaltap内置逻辑分析仪使用记录

本文详细介绍了如何使用Signal Tap II逻辑分析仪,从建立STP逻辑分析仪,设置要观察的信号,配置采样时钟和触发条件,到选择硬件设备,重新综合并下载,最后观察FPGA内部信号的变化。Signal Tap II适用于快速查看FPGA内部状态,但不适用于长时间多信号监控。
摘要由CSDN通过智能技术生成

0.Signal Tap II 逻辑分析仪

Signal Tap II(STP)逻辑分析仪是Altera提供的FPGA内置的逻辑分析仪,可以监控一定范围内的FPGA内部信号。该逻辑分析仪随着RTL代码被写入FPGA中,在quartus继承的软件中可以查看信号变化情况,该逻辑分析仪应用于以下场景:

  • 无逻辑分析仪时

  • 需要观察片内寄存器时

  • 需要观察的时间窗口不长时

该逻辑分析仪不适用于以下场景:

  • 长时间观察多bit信号(容量不足无法综合):这种情况建议使用VCS等仿真软件仿真

  • 长时间观察端口信号且有逻辑分析仪:直接使用逻辑分析仪

1.建立STP逻辑分析仪

该逻辑逻辑分析仪使用文件管理,在File->New中选择SignalTap II Logic Analysis File即可。

1.png

点击后会弹出如下所示的STP界面

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值