自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 PCIE自学笔记硬件篇+协议浅析

1.前言最近在学习 PCIE 总线协议,本文旨在笔记加深下自己的理解。如果你也是刚开始入门的朋友,希望能你有所帮助。水平有限,如有错误,望批评指正。2.PCIE的演变PCI的提出是为了解决当时的ISA/EISA,MCA,VLB等总线速度太慢,接口混乱不统一而提出的,但是随着CPU主频的不断提高,PCI总线的带宽越来越难以满足要求。关于PCIE总线的前身简单以下图示意,此处不做赘述。PCIe是在PCI的基础上发展而来的。而PCI则是Intel在1992年提出的一套总线协议,用于高速设备之间的数据传输

2021-02-20 14:29:22 13712

原创 基于XILINX FPGA芯片高速串行接口GTX学习笔记

前言:年底了,换工作为了准备面试,综合全网各路老鸟的优质博客加上一些自己的理解,整理了如下学习笔记;蛮开心入职了自己满意的单位,分享出来,希望大家都有所收获。吉比特收发器(MGT)是吉比特级串行器/解串器(SERDES)的别名。赛灵思7系列FPGA内部集成了能实现高速数据收发RocketI/O模块,采用了CML高速电平逻辑、CDR、线路编码(8B/10B)和预加重等技术的RocketI/O硬核模块,可极大地减小时钟扭曲、信号衰减和线路噪声对接收性能的影响,从而使传输速率进一步提高,可用于实现吉比特以太网

2020-12-04 11:12:46 26494 2

原创 BCM56150-PHY端口无LINK调试录

1.问题描述BCM56150内部集成4个GPHY每个GPHY上有4个全双工 GE ports;单板上电、时钟调试完后进入整机调试发现GPHY2上的4路GE port集体不能LINK,但是其他12个GE port link正常;出问题的四路千兆网由同一个网络变压器HX5400L引出;2.处理过程(1)由于ramdisk软件状态一致,在别的单板上都没什么问题,因此可排除软件的问题,在BCM管理界面下通过复位异出问题的PORT(./bcm port gex en=0/1),结果无效;(2)不能LINK的四

2020-09-07 13:41:29 2196 1

原创 高速逻辑电平LVDS、LVPECL、CML一站式详解

1.TTL、CMOS电平不适用于高速应用的原因:(1)电平幅度大,信号高低电平之间的转换时间长,不适用于传输频率达到200MHZ以上的信号;(2)输出信号为单端信号,传输路径易受到干扰,不利于长线传输;(3)功耗大,大家都知道TTL器件的静态功耗较大,即使静态功耗小的CMOS器件,由于电平摆幅宽,其动态功耗也偏大。所以以上所有的缺点就是高速电平的突出特点!!!!!2.高速逻辑电平详解:详解之前先整体感知一下这三种电平的一些重要特性(图1)2.1、LVDSlvds指低压差分信号,是一种最高支

2020-08-28 11:39:21 30119 4

原创 LDO与DCDC这次给它彻底搞懂

1.前言LDO(低压差线性稳压器)、DCDC(直流-直流变换器)是在做板卡电源设计时候最常用的电源芯片;两者都有着自己明显的优缺点。**从定义来看的话LDO也是一种直流转直流电源芯片,即它属于DC-DC电源。但是LDO只能用作降压,而DC-DC不仅可以降压还能升压,反相。**那我们在硬件设计过程中该怎么选择合适的电电源模块来为芯片供电呢?看完这篇文章希望对你有帮助,不妥之处还望指正,共同进步!2.先来说说LDO(A) LDO模块的内部组成及功能(来看下图。。。)LDO电源基本由三大模块组成:调整电

2020-08-23 23:33:16 21294 2

原创 EM2130电源芯片无输出调试录

**前言:**近期调试板卡的时候出现了一件特别诡异的事件,单板在测试底板上电正常,程序也烧录进去了,打算插到设备里进行整机调试,现实是单板就是上不了电。来来回回折腾了好几遍还是不行;然后就撂那忙别的事情了,今天拿出来调试的时候发现在测试底板上也无法上电了。**1.先来简单了解下EM2130:BUCK型DC-DC转换器,100PIN的QFN封装4.5V-16V宽幅输入,0.7V-3.6V输出,可输出最大30A电流,其不会随温度升高降额。常用在一些FPGA内核电压的1V供电与DDR的VDDQ 供

2020-08-21 14:19:35 1157 2

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除