![](https://img-blog.csdnimg.cn/20201014180756918.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
高速基础
文章平均质量分 93
荻雨
这个作者很懒,什么都没留下…
展开
-
PCIE自学笔记硬件篇+协议浅析
1.前言最近在学习 PCIE 总线协议,本文旨在笔记加深下自己的理解。如果你也是刚开始入门的朋友,希望能你有所帮助。水平有限,如有错误,望批评指正。2.PCIE的演变PCI的提出是为了解决当时的ISA/EISA,MCA,VLB等总线速度太慢,接口混乱不统一而提出的,但是随着CPU主频的不断提高,PCI总线的带宽越来越难以满足要求。关于PCIE总线的前身简单以下图示意,此处不做赘述。PCIe是在PCI的基础上发展而来的。而PCI则是Intel在1992年提出的一套总线协议,用于高速设备之间的数据传输原创 2021-02-20 14:29:22 · 12613 阅读 · 0 评论 -
高速逻辑电平LVDS、LVPECL、CML一站式详解
1.TTL、CMOS电平不适用于高速应用的原因:(1)电平幅度大,信号高低电平之间的转换时间长,不适用于传输频率达到200MHZ以上的信号;(2)输出信号为单端信号,传输路径易受到干扰,不利于长线传输;(3)功耗大,大家都知道TTL器件的静态功耗较大,即使静态功耗小的CMOS器件,由于电平摆幅宽,其动态功耗也偏大。所以以上所有的缺点就是高速电平的突出特点!!!!!2.高速逻辑电平详解:详解之前先整体感知一下这三种电平的一些重要特性(图1)2.1、LVDSlvds指低压差分信号,是一种最高支原创 2020-08-28 11:39:21 · 27162 阅读 · 4 评论