ARMv8-A 常见寄存器 (针对AArch64)
以下均讨论 AArch64 执行状态的情况。
1. AArch64 状态下的寄存器
在AArch64中的寄存器主要有:
- 通用目的寄存器 X0-X30
- PC, SPs, ELRs
- 向量、浮点(暂不考虑)
- PSTATE (单列出来)
- 各种系统寄存器
1.1. 通用目的寄存器 R0-R30
X0-X30 访问的就是64 bit的内容。其中,X30通用目的寄存器是 procedure call link register
(应该就是程序链接寄存器 LR?)。
在指令编码中,0b11111
(31) 用作 ZR (zero register),值为0,但并不意味着它是一个物理意义上的寄存器。
1.2. 堆栈指针 SPs
64-bit 专用的堆栈指针寄存器的。有 SP_EL0
- SP_EL3
,共4个。
SP 对齐检查
SP bits[3:0] 需要均为0,即为16的倍数(这部分我不知道我有没有搞错,回去我再思考一下。)
1.3. 程序计数器 PC
64-bit 程序计数器,存放了当前指令的地址。
PC 对齐检查 (PC alignment checking)
在 AArch64 时,指令长度是 32-bit,即 4-byte,当 PC bit[1:0] 不是 00 时,地址就没有对齐,会产生异常。PC misalignment 异常对应 ESR_ELn.EC=0x22
,此时 ELR_ELn
会存放这个错误地址,FAR_ELn
(Fault Address Register) 也会存放产生异常的指令的虚拟地址。
1.4. 异常链接寄存器 ELRs
当PE执行时发生异常,就会将返回地址保存到对应 EL 的 ELR中。
1.5. V0-V31
32个 SIMD&FP 寄存器。
略。
1.6. FPCR, FPSR
略。
2. 处理器状态 PSTATE
这个寄存器我觉得很重要!它抽象出处理器状态的信息,即 Process state。个人认为从 PSTATE 中引申出了很多寄存器,比如 NZCV
、DAIF
、CurrentEL
、SPSel
、SPSR
(?)。
EL0能够访问的位是条件标识位 PSTATE.{N,Z,C,V}
和异常屏蔽位 PSTATE.{D,A,I,F}
。
除此而外,更高的异常级别还能够通过 MRS 和 MSR 指令访问 PSTATE.{EL}
和 PSTATE.{SP}
。
2.1. NZCV
NZCV
条件标识位。
2.2. DAIF
DAIF
异常屏蔽位。
I bit[7]就是IRQ屏蔽位。I置1则屏蔽IRQ中断。
2.3. CurrentEL
CurrentEL
存放当前异常级别。
2.4. SPSel
SPSel
决定当前 EL 访问的是 EL0 的堆栈指针 SP_EL0
还是当前 EL 的堆栈指针 SP_ELn
。当 SPSel.SP=0
时,访问的是 SP_EL0
。
2.5. SPSR_ELn
SPSR
不是 PSTATE
的域,而是发生异常时,会将 PSTATE
保存到当前 EL 的 SPSR_ELn
。EL0 里面是不能处理异常的,所以只有 SPSR_EL1-3
以 SPSR_EL1
为例,其各个bit如下所示。此外,还有 SPSR_EL2 和 SPSR_EL3。
3. 系统寄存器
比如 GICv3 的CPU接口寄存器,应该也算是系统寄存器吧。
备注:图片来自 ARMv8-A 架构手册及其 ARMv8-A 架构寄存器手册。