第6讲 时序逻辑电路的分析和设计——计算机逻辑基础

本文详细讲解了同步时序逻辑电路的分析和设计步骤,包括从逻辑电路写出输出方程和驱动方程,导出状态方程,建立状态表和状态图,以及如何设计满足特定逻辑功能的电路。同时,文中提供了实例分析和设计一个‘111’序列检测器的过程。
摘要由CSDN通过智能技术生成

时序逻辑电路的分析和设计

如有错误,多多指正,我会及时更正错误,并对内容不断地补充更新。

同步时序逻辑电路的分析

根据给定的时序电路,指出其逻辑功能。

步骤:
1. 由给定的逻辑电路,写出输出方程和各触发器的驱动方程
2. 将驱动方程代入触发器的特性方程,导出电路的状态方程
3. 由状态方程和输出方程,列出状态表
4. 由状态表画出状态图
5. 由表或图说明电路的逻辑功能

举个例子:
分析下图同步时序电路的逻辑功能

在这里插入图片描述

在这里插入图片描述

同步时序逻辑电路的设计

根据给定逻辑功能要求,设计出相应的逻辑电路。

步骤:

1. 根据逻辑要求,建立原始状态表或状态图
2. 化简状态表,消去多余状态
3. 将简化后的状态用二进制代码表示
4. 选择触发器类型,根据编码后的状态表,求出驱动方程和输出方程
5. 检查自启动特性
6. 画逻辑图

举个例子:设计一个“111”序列检测器。要求:当连续输入三个(或三个以上

  • 2
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
课程设计任务书 学生姓名 胡俊 学生专业班级 计 算 机0801 指导教师 王莹 学 院 名 称 计算机科学与技术学院 一、题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。 二、要求完成设计的主要任务如下: 1.能够运用数字逻辑的理论和方法,把时序逻辑电路设计和组合逻辑电路设计相结合,设计一个有实际应用的数字逻辑电路。 2.使用同步时序逻辑电路设计方法,设计“1 1 1”序列检测器。写出设计中的5个过程。画出课程设计图。 3.根据74 LS 74、74 LS 08、74 LS 32、74 LS 04集成电路引脚号,在设计好的“1 1 1”序列检测器电路图中标上引脚号。 4.在试验设备上,使用74 LS 74、74 LS 08、74 LS 32、74 LS 04集成电路连接、调试和测试“1 1 1”序列检测器电路。 三、实验设计过程: 第1步,画出原始状态图和状态表。 根据任务书要求,设计的序列检测器有一个外部输入x和一个外部输出Z。输入和输出的逻辑关系为:当外部输入x第一个为“1”,外部输出Z为“0”;当外部输入x第二个为“1”,外部输出Z为“0”;当外部输入x第三个为“1”,外部输出Z才为“1”。假定有一个外部输入x序列以及外部输出Z为: 输入x: 0 1 0 1 1 1 0 1 1 1 1 0 1 输出Z: 0 0 0 0 0 1 0 0 0 1 1 0 0 要判别序列检测器是否连续接收了“111”,电路必须用不同的状态记载外部输入x的值。假设电路的初始状态为A,x输入第一个“1”,检测器状态由A装换到B,用状态B记载检测器接受了111序列的第一个“1”,这时外部输出Z=0;x输入第二个“1”,检测器状态由B装换到C,用状态C记载检测器接受了111序列的第二个“1”,外部输出Z=0;x输入第三个“1”,检测器状态由C装换到D,外部输出Z=1。然后再根据外部输入及其他情况时的状态转移,写出相应的输出。以上分析了序列检测器工作,由此可画出图7-1所示的原始状态图。根据原始状态图可列出原始状态表,如表7-2所示。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值