好像期中考试后就没有更新计组了,最近这一个月的数据通路和指令控制搞得心态不行
一看到这个提纲整笑了,学了一个月的MIPS大部分不考
目录
1. Cache 的直接映射、组相联映射方式下主存地址格式的计算--10 分
5.浮点数方面:IEEE754 格式浮点数与十进制数之间的相互转换需要掌握,浮点数自定义格式及表示的真值范围、浮点数的加法减法运算不作要求
1. 存储器容量的扩展及其与 CPU 的连接(课本例题)--10 分
先放期中考试大纲
L01(25 分)
1. 定点数的加法运算,及定点数的表示范围---15 分
定点数的表示范围(总结部分):
计算机组成原理(第三章【2】)_find it %%的博客-CSDN博客_单操作数和双操作数的区别
做这种题最重要是要化为正确的补码,不然就白给了:
化补码的方法(真值->补码,补码->真值,整数或者小数点)
第三章错误点整理【作业+单元测】_find it %%的博客-CSDN博客
求【-Y】的补码 ,下面文章的运算器组成和浮点数加减法不考~
第四章------运算方法和运算器_find it %%的博客-CSDN博客
训练题第1,2,3题
2. 按 10 分的选择题
(可能会期中考试的选择题,像浮点数最大范围,或者是基础知识点考察等等)
计算机组成原理(第三章:信息编码与数据表示【一】)_find it %%的博客-CSDN博客
L02(45 分)
1. Cache 的直接映射、组相联映射方式下主存地址格式的计算--10 分
区分好直接映射、组相联映射方式的特点,关键是主存地址格式中每一个块的含义是重中之重
计组---第五章(3)高速缓冲器 Cache_find it %%的博客-CSDN博客
训练题4,6,10题
2. 指令格式的分析(作业习题)--10 分
具体根据第六章,就是那个寻址方式去分析怎么做,关键在于要区分每种寻址方式的特点,
如立即寻址、直接寻址和间接寻址是针对于内存(主存的)【不用通过寄存器】
寄存器寻址(结合寄存器,在主存或者寄存器中找操作数)
【寄存器寻址(操作数放在寄存器)、寄存器间接寻址(主存的操作数地址在寄存器中)
变址寻址(变址值在变址寄存器,首地址在指令中,内存的有效地址是EA=A+(变址值)
基址寻址(首地址在基址寄存器,变址值在指令中),内存的有效地址是EA=A+(基址值)
】
相对寻址(主要是做转移指令的事情)
然后要默记寄存器(变址等等),取出的PC,PC会自增的!(题目也会说明,否则PC+1->PC)
最后要用的EA由PC内容经过变化可得(偏移量?)
第六章作业一(不要忘记6.10)
训练题12
3. 多级中断的屏蔽字设置(作业习题)--15分
更新过后大纲分数提高了,我觉得肯定要画程序运行轨迹图!
第八章作业一(绘画程序运行轨迹图)
训练题7,8,9,18题
4. 安排 10 分的填空题
这个填空题,我赌有cache的命中率和平均存储时间的填空题
计算机组成原理第五章------存储系统_find it %%的博客-CSDN博客_eeprom存储矩阵逻辑图
计组---第五章(3)高速缓冲器 Cache_find it %%的博客-CSDN博客
5.浮点数方面:IEEE754 格式浮点数与十进制数之间的相互转换需要掌握,浮点数自定义格式及表示的真值范围、浮点数的加法减法运算不作要求
巧了,也幸好没有考浮点数的真值范围和计算不然。。。
计算机组成原理(第三章【2】)_find it %%的博客-CSDN博客_单操作数和双操作数的区别
第三章错误点整理【作业+单元测】_find it %%的博客-CSDN博客
L03(20 分)
1. 存储器容量的扩展及其与 CPU 的连接(课本例题)--10 分
计算机组成原理第五章----存储器容量的扩展与芯片连接_find it %%的博客-CSDN博客
上面备注了课本例题,那就去看书去吧
特别注意期中考试考过和作业题
训练题第14,15,16题
2. 控制器的设计(微程序方法的设计)--10 分
要搞熟对判断位是直接控制法或者是编译法(两者性质不一),其次是控制器的容量问题以及微指令的基本结构图更应该了解清楚!
控制字段 | 判别测试字段 | 下址字段 |
具体我不去展开了,能考的内容(相似)的都在题目中了
第七章作业二
练习题11,13,17
L04(10分)
1. 数据通路与指令周期流程图--10 分
这题要不要拿全看自己水平了,我打算拿不起(
训练题第19,20题
第七章作业三