韦东山ARM裸机和uboot大全(第1期加强版)学习笔记10-第010课_掌握ARM芯片时钟体系

在这里插入图片描述
①AHB总线(H-High):高速总线; 时钟:HCLK
APB总线(P-peripheral):低速总线,低速外设总线; 时钟:PCLK
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
备注:
①刚上电的时候由于电源不稳定需要外置复位芯片实时监控电源状态,
当电源条件不满足的时候置nReset引脚为0;
当电源条件满足的时候置nReset引脚为1即释放CPU。
②根据配置引脚的值,FCLK=晶振;
③当nReset引脚释放,CPU开始运行,PLL所存外部配置引脚的值
④设置PLL,此时FCLK停止,CPU停止
⑤设置PLL完成,PLL工作
⑥FCLK=PLL设置输出的新时钟

在这里插入图片描述

编程实现:

在这里插入图片描述
在这里插入图片描述
注意:手册要求当HDIVN!=0的时候,CPU总线需要从fast模式修改到异步模式。

mrc
//c表示co-processor
//r表示reg
//m表示move
//把数据从协处理器移到寄存器

mcr
//把数据从寄存器移到寄存器

实际代码:

	/* 设置MPLL, FCLK : HCLK : PCLK = 400m : 100m : 50m */
	/* LOCKTIME(0x4C000000) = 0xFFFFFFFF */
	ldr r0, =0x4C000000
	ldr r1, =0xFFFFFFFF
	str r1, [r0]

	/* CLKDIVN(0x4C000014) = 0X5, tFCLK:tHCLK:tPCLK = 1:4:8  */
	ldr r0, =0x4C000014
	ldr r1, =0x5
	str r1, [r0]

	/* 设置CPU工作于异步模式 */
	mrc p15,0,r0,c1,c0,0
	orr r0,r0,#0xc0000000   //R1_nF:OR:R1_iA
	mcr p15,0,r0,c1,c0,0

	/* 设置MPLLCON(0x4C000004) = (92<<12)|(1<<4)|(1<<0) 
	 *  m = MDIV+8 = 92+8=100
	 *  p = PDIV+2 = 1+2 = 3
	 *  s = SDIV = 1
	 *  FCLK = 2*m*Fin/(p*2^s) = 2*100*12/(3*2^1)=400M
	 */
	ldr r0, =0x4C000004
	ldr r1, =(92<<12)|(1<<4)|(1<<0)
	str r1, [r0]
	/* 一旦设置PLL, 就会锁定lock time直到PLL输出稳定
	 * 然后CPU工作于新的频率FCLK
	 */
  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值