自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(31)
  • 收藏
  • 关注

原创 Allegro X PCB设计小诀窍--如何在Allegro X中进行3D布局DRC

为了帮助设计人员更好的对设计进行检查,Allegro X PCB设计工具增加了3D布局DRC功能,支持在3DX Canvas中验证3D模型、PCB和刚柔结合板之间的物理冲突,并且支持交互式缩放、平移和旋转设计,极大提升了设计可靠性。本节主要介绍了如何在Allegro X PCB设计工具中,对3D布局DRC的约束集进行配置,然后利用3DX Canvas界面,对PCB的3D布局进行检查和调整,帮助设计人员提升PCB布局合理性,提高设计的可靠性和可制造性。

2024-08-16 17:29:04 797

原创 Allegro X PCB设计小诀窍系列--如何在Allegro X中将动态铜皮冻结

本节主要介绍了在Allegro X PCB设计工具中,如何使用“Freeze Shape(s)”功能和“UnFreeze Shape(s)”功能对动态铜皮进行冻结和解冻,以及如何查看冻结的动态铜皮信息。方便设计人员能够在进行PCB修改时,对动态铜皮进行冻结,避免对其造成无法预料的影响,提升PCB设计的可靠性。但是在一些设计场景中,设计人员不希望对印制板的调整影响到动态铜皮,如果将动态铜皮转换为静态铜皮,又可能会再次发生变化。步骤三:选中想要冻结的动态铜皮,即可将其冻结,此时铜皮变为Frozen。

2024-06-21 17:11:24 881

原创 Allegro X PCB设计小诀窍--如何在Allegro X中为PCB标注尺寸

在PCB设计时,标注尺寸是非常重要的一步,PCB上标注的板框、孔径、倒角等尺寸信息可以辅助生产、组装和维护。Allegro X PCB设计工具提供了多种PCB标注方式,可以满足设计人员个性化的标注需求,提升PCB设计效率。

2024-06-14 15:38:29 1833

原创 Allegro X PCB设计小诀窍--如何在Allegro X中快速设置快捷键

我们在进行PCB设计时,经常会用到一些高频次操作,例如移动、复制、删除、旋转、绘制走线、铺铜等,这些操作在软件中通常需要点击对应命令菜单来实现。为了点击这些菜单,设计人员需要通过鼠标频繁的在设计界面进行移动,不仅浪费时间,也极容易造成疲劳。Allegro X PCB设计工具,支持灵活的快捷键设置,可以将设计人员常用命令设置为快捷键,在设计时通过简单的按键即可实现想要的功能,减少手部操作,提升设计效率。

2024-06-14 15:28:38 840

原创 Allegro X PCB设计小诀窍系列--如何在Allegro X中快速将位号调整到器件中心

设计工具提供的Allegro Productivity Toolbox中Label Tune功能,可以更加便捷、高效的将位号批量移至对应器件中心,同时还可以对位号是否镜像、旋转、尺寸等进行自定义设置,极大提升了P。而通过Allegro。PCB设计工具中,如何使用Label Tune功能,快速将位号批量移动至器件中心,方便设计人员能够在进行PCB设计时快速布局,提升设计效率。步骤五:如果需要对标签进行进一步设置,可以点击Advanced选项卡,并在此界面对文本旋转、居中和自适应进行设置,如图5所示。

2024-06-07 13:24:11 1232

原创 Capture CIS配置-DBC及Capture.ini配置

关键属性和数据库中器件属性进行关联,依次选择每一个元器件表中与Part_Number(物料编码)、Value(值)、Part_Type(物料分类)、Schematic_Part(原理图符号名称)、PCB_Footprint(PCB封装名称)、PSpice_Model(PSpice模型)对应的字段,其中,PCB_Footprint和PSpice_Model为选填项,如图6、7、8所示。界面,可以设置当器件摆放到原理图时,哪些参数值显示在原理图中,设置完成后,点击“下一页”即可。

2024-04-30 13:26:59 1552 2

原创 Capture CIS设计小诀窍系列--Capture CIS配置-数据库搭建及ODBC配置

所示界面中,可以选择数据源对应的驱动,以Access数据库为例,我们选择“Microsoft Access Driver”步骤四:在弹出的“ODBC Microsoft Access安装”界面,可以填写新建的数据源名称,并选择其对应数据库,如图。除了以上几个关键字段以外,还可以在元器件信息表中添加元器件对应的手册字段,值为对应手册的文件名,后续配置完成后,可以在C。步骤八:重复以上操作,即可完成后续元器件数据表的导入,导入完成后可在Access数据库中查看相应的元器件数据,如图。

2024-04-24 09:21:34 1774 1

原创 10.如何在Capture原理图中批量修改Off-Page Connector?

界面后,可以用鼠标左键选择要修改的属性值,直接输入新的属性值进行修改;或者用鼠标拖动批量选择要修改的属性值,然后用。locks、Bookmarks等对象属性,帮助设计人员快速完成图纸修改,极大提升设计效率。,软件会根据当前图纸结构给出推荐,如果以后无需弹出此提示框,可以勾选“Don。locks、Bookmarks等对象属性的批量修改方法,从而帮助。,将复制内容粘贴至文本编辑器或Excel中进行批量修改,如图。onnectors的批量修改方法,重复以上步骤,以Parts为例,选择图纸范围,菜单栏依次点击。

2024-04-15 15:26:24 1068 1

原创 PSpice软件快速入门系列--如何进行AC Sweep交流扫描

步骤三:点击菜单栏【Trace】>>【Add Trace...】打开添加迹线窗口,在左侧输出变量栏中左键单击V(OUT),软件就会帮我们自动将变量添加到下方Trace编辑栏中,在编辑栏中对变量进行修改,修改为VP(OUT),点击OK,如图10所示。步骤四:完成仿真配置设置后,点击OK关闭窗口,在电路的网络MID和OUT上摆放探针。General Settings进行设置,交流扫描模式选用对数扫描,以10倍频对数方式扫描,起始频率10Hz,结束频率100MegHz,扫描间隔数设为11,设置如图3所示。

2024-04-12 14:47:36 2251

原创 OrCAD X Capture CIS设计小诀窍系列--如何使用Design Sync功能同步原理图和PCB之间的设计变更

之间的变更进行同步。Capture原理图设计工具提供的Design Sync功能,可以高效,便捷的实现原理图和。Layout界面中点击任意项,在原理图上会自动定位到该位置,确认无误后,点击“Sync”按键即可进行同步,如图。步骤一:使用Capture软件打开原理图,在Design Resources中右键Layout,点击“Add。步骤一:使用Capture软件打开原理图,在原理图上对网络或器件进行修改,如图4所示。apture原理图设计工具中,如何使用Design Sync功能,快速同步原理图与P。

2024-04-09 13:42:45 974

原创 OrCAD X Capture CIS设计小诀窍系列--如何在Capture中实现原理图和PCB的设计交互

本节主要介绍了如何使用Capture原理图设计工具,实现原理图与PCB之间的设计交互,帮助设计人员实现交互式布局以及交互式审图,提升设计效率。步骤三:同样,点击PCB上任意器件或网络,也可以自动跳转到原理图上对应位置,并将其高亮,如图5、6所示。步骤五:在界面中只勾选Parts或者Nets,这样在原理图中就只会选择器件或者网络,如图8所示。Capture原理图设计工具提供与。PCB中依次摆放器件“C73”,“C74”,“C75”,“C76”在原理图中选中器件“C73”,“C74”,“C75”,“C76”

2024-04-01 16:46:09 1833

原创 OrCAD X Capture CIS设计小诀窍系列--如何在Capture原理图中输出装配变量对应BOM

勾选Keyed:将所选参数设置为关键参数,可在输出BOM时,将Keyed参数相同的器件合并为一行;步骤三:在Part Manager的分组中,选中器件,然后点击右键,选择【Update Selected Part Status】更新选中器件的状态,或选择【Update All Part Status】更新该分组下所有器件状态,这里我们使用前者,如图4所示。我们再对器件进行更新,这时会弹出一个窗口,显示该器件的原理图信息和数据库信息的比对结果,并可以将其原理图信息按照数据库中的信息进行更新,如图6所示。

2024-03-25 14:10:52 1868

原创 PSpice软件快速入门系列--如何进行DC Sweep直流扫描

在扫描类型中,可选择线性、对数或值列表,可设置扫描变量的起始值、结束值以及递增值,其中对数扫描可选用十进制或八进制。步骤一:我们也可以使用直流特性扫描中的主扫描和副扫描来验证一个简单晶体三极管的Ib-Vce输出特性曲线,我们使用一个电压源V2和电流源I1,参数都使用默认值0,电路图如图12所示。选用副扫描,能够与主扫描构建嵌套扫描,会针对副扫描变量的每一个增量,对第一个扫描变量逐级遍历其整个值的范围。Primary Sweep进行设置,扫描变量选用电压源,对V1扫描,扫描模式选择线性,设置如图3所示。

2024-03-22 10:07:22 2168 1

原创 OrCAD X Capture CIS 设计小诀窍 I 06. 如何在 Capture 原理图中添加装配变量-更换器件或者器件不安装

右键Demo1,选择New Subgroup,然后创建两个子分组,分别命名为“Origin”和“Changed”,并用同样的方法在Demo2下创建两个子分组,分别命名为“Mounted”和“NotMounted”,如图4所示。anager界面的左侧栏中有Groups和BOM Variants两部分,在Groups下可以创建不同的器件分组,在分组中再创建不同的子分组,将Common中的器件拖到对应分组后,在其子分组内就可以为器件设置不同的状态,例如关联到C。可以帮助设计人员更好的完成原理图变体设计。

2024-03-19 16:36:07 1666

原创 OrCAD X Capture CIS设计小诀窍 I 04 如何批量替换Capture原理图中的原理图符号

经常会有需要将原理图上已有原理图符号替换成其他原理图符号的情况,例如将设计中的非本地原理图符号替换成本地原理图符号,以便后续更新。,常与提取原理图符号功能一起使用,用于将外来图纸中的符号替换为本地的符号,方便后续修改更新,而Update。步骤一:使用Capture软件打开原理图,找到需要更新符号的器件,双击器件或右键菜单选择“Edit。”,接下来会弹出一个提示窗口,提示进行替换操作以后会自动保存当前状态的整个工程,如图。ache中找到需要更新的原理图符号,点击鼠标右键,在菜单中点击“

2024-03-04 13:32:13 1403 1

原创 OrCAD X Capture CIS设计小诀窍系列--如何快速提取Capture原理图中的原理图符号

步骤五:将Design Cache中原理图符号提取到库文件后,右键点击库文件,选择“Save”或者“Save as”菜单,保存新建的原理图符号库文件即可,如图7和8所示。本节主要介绍了如何使用Capture原理图设计工具的Design Cache功能提取原理图符号至新建的符号库内并保存,从而方便设计人员修改符号或者符号复用。步骤三:如图4所示,在Design Cache中选择要提取的原理图符号,然后右键选择“Copy”菜单。在进行原理图设计时,经常需要从已有的原理图上提取原理图符号,

2024-02-27 15:16:52 469

原创 OrCAD X Capture CIS设计小诀窍系列--如何锁定或者加密Capture原理图

如果工程不需要加密,则右键选择DSN文件,在弹出的菜单栏点击“Remove Password”,在弹出的询问对话框点击“YES”即可解除加密,如图20所示。本节主要介绍了在Capture原理图设计工具中,如何使用Lock和Set Password功能对原理图进行锁定和加密,方便用户在检阅评审或者参考原理图维护电路板时,冻结原理图,避免在查看过程中产生错误的修改,保障原理图的安全性。然后我们右键原理图07_DDR2,在弹出的菜单栏中点击“Lock”,即可对整个所选原理图进行锁定,如图5所示。

2024-02-21 14:24:55 1108

原创 OrCAD X Capture CIS设计小诀窍 I 01. 如何在浏览Capture原理图时局部放大部分图纸?

我们在进行原理图设计时,如果图纸比较大或者设计比较复杂,那么在全景视图下,很难直观的查看图纸内部连接情况,这时我们就可以使用Capture原理图设计工具的Fisheye view功能,通过灵活的鱼眼视图来查看图纸细节。

2024-02-02 17:20:01 1026

原创 Allegro PCB设计小诀窍系列--如何把PCB上的铜皮扩大或缩小

我们在进行PCB设计时,经常需要等比例的将PCB上的铜皮扩大或者缩小,例如对按板框形状添加的Route keepin或者Package keepin区域进行内缩,而Allegro PCB设计工具提供的Z-Copy功能和Expand/Contract功能可以便捷的实现以上效果。

2024-01-22 11:27:07 2312

原创 PSpice软件快速入门系列--如何快速使用PSpice进行仿真

打开Capture原理图设计工具,点击菜单栏【File】>>【New】>>【Project...】新建原理图,我们需要在弹出的窗口中输入我们的工程名和工程所在地址,需要注意的是下方的“Enable PSpice Simulation”勾选项我们需要勾上,我们才可以对新建工程进行仿真,如图1所示。本节主要对如何简单地对已有原理图使用PSpice仿真进行讲解,对PSpice的部分设置做了简要介绍,以及如何开始运行仿真,旨在为初次使用的用户提供简明指导,后续会提供更多详细的PSpice仿真相关知识。

2024-01-22 10:03:20 14854 1

原创 Allegro PCB设计小诀窍系列--如何在Allegro中添加自定义的测试点

用来设置允许添加测试点的引脚类型,包括Input、Output、Any Pin、Via和Any Pnt五个选项,其中Input是输入引脚,Output是输出引脚,Any Pin是所有符号引脚,Via是过孔,Any Pnt是所有符号引脚和过孔。用来设置网络中测试探针的添加方式,包括Single、Node和Flood三个选项,其中Single是指一个网络添加一个测试点,Node是指在网络的每个节点添加测试点,Flood是指在网络的每个引脚都添加测试点。

2024-01-22 09:55:27 2220

原创 Allegro PCB设计小诀窍系列--如何把PCB上的图形快速切换到不同的层

本节主要介绍了在Allegro PCB设计工具中,将图形快速切换到不同层的几种方式,他们具有不同的功能特点,其中Change和Change to layer命令可以实现将PCB上的图形切换至其所在Class下的不同subclass,Change class/subclass和Cross Copy命令可以将PCB上的图形切换至任意层,但是Change class/subclass命令只针对Line类型图形,大家可以根据自己的需求在设计时进行选择,从而提升设计效率。上选择要切换层的图形即可,效果如图4所示。

2024-01-22 09:48:54 4130

原创 如何在Allegro中精准移动器件?

为了对加工后的PCB性能进行测试,我们在进行PCB设计时,通常会在PCB上一些关键位置添加测试点,Allegro PCB设计工具为设计人员提供了非常便捷的自动和手动添加测试点功能,并且为了保证测试点添加的正确性,支持对测试点的添加进行详细的设置。本节主要介绍了在Allegro PCB设计工具中,如何对测试点的参数进行设置,以及如何自动或者手动添加测试点,详细介绍了测试点相关参数的作用,可以帮助设计人员在进行PCB设计时,更加准确且快速的完成各网络测试点的添加,提升PCB设计的可靠性和效率。

2023-09-08 13:14:06 1075 1

原创 Allegro PCB设计小诀窍系列--如何在Allegro中快速精准移动器件

背景介绍:我们在进行PCB设计时,经常会用到Move命令+鼠标移动器件进行布局,但是如果需要将器件移动到指定位置或者需要将器件按照相对位置进行移动,那么用Move命令+鼠标移动的方式就很难实现,这时我们就需要用到Allegro PCB设计工具提供的Move+Command的方式来实现快速精准移动器件。

2023-08-23 10:46:32 7593 2

原创 【Allegro 技巧分享】如何在Allegro中创建实现可以走线但不能铺铜的区域

我们在进行PCB设计时,经常需要绘制一些禁止铺铜但是允许走线的区域,例如净空区,如果我们直接使用RouteKeepout绘制的话,虽然可以实现在此区域内禁止铺铜的效果,但是走线在此区域内也是不允许的,今天就给大家介绍下,如何在Allegro中创建实现可以走线但不能铺铜效果的区域。

2023-08-09 11:16:29 2475 1

原创 Allegro PCB设计小诀窍系列--如何把PCB板上的封装一次性导出

在进行PCB设计时,经常需要从已有PCB上导出封装,利用这些封装进行新的设计,或者将这些封装修改后,再更新回PCB上,而Allegro PCB设计工具的Export Libraries功能,就可以帮助我们快速的导出PCB上所有类型的封装和焊盘文件。步骤三:本次我们要一次性导出PCB上的所有封装库,所以如图3所示,设置完成后,点击Export,即可将PCB上所有封装库文件及其用到的焊盘、过孔文件输出到设置路径,如图4所示。图1 点击File-Export-Libraries菜单。图4 一次性导出的封装库。

2023-08-01 14:53:39 5020 1

原创 Allegro PCB设计小诀窍系列--如何在Allegro中沿着板子轮廓走线

本系列原创课程由芯巧电子制作,芯巧电子是Cadence中国区授权经销商。芯巧电子是国内领先的电子、电气设计自动化和信息化管理系统方案与服务提供商,客户覆盖半导体、消费电子、通讯、汽车电子、工业自动化、教育科研等众多领域,业务涉及Cadence PCB及仿真全系列软件代理,PCB软件二次开发,电子元器件建库,PCB Layout 服务,PCB 加工装配等,拥有专业的市场销售、软件服务支持和软件定制开发团队。

2023-07-27 15:16:00 1536 1

原创 Allegro 干货知识分享--如何在Allegro中添加泪滴

在下方可以设置泪滴的角度,如45°,最大可以设置道90°,这样泪滴就比较平缓;Cadence PCB及仿真全系列软件代理,PCB软件二次开发,电子元器件建库,PCB Layout 服务,PCB 加工装配等,拥有专业的市场销售、软件服务支持和软件定制开发团队。芯巧电子是国内领先的电子、电气设计自动化和信息化管理系统方案与服务提供商,客户覆盖半导体、消费电子、通讯、汽车电子、工业自动化、教育科研等众多领域,业务涉及。可以保护焊盘,避免多次焊接时焊盘的脱落,生产时可以避免蚀刻不均,以及过孔偏位出现的裂缝。

2023-07-27 15:15:12 5431 1

原创 Allegro PCB设计小诀窍系列--如何把PCB板上的线变成铜皮

设计时,经常需要从其他软件导入图形,比如用其他软件绘制完成的防静电标识等。Allegro软件对于图形的描述是矢量的,而有很多软件对大块图形的描述是线性的,这就导致这类图形导入到Allegro之后,图形是由一条条的线组成的,这就需要把线转换成Shape。另外一个应用场景是,当我们的走线需要通过较大的电流,但线宽又有一定限制时,我们可以通过在布线上增加铜皮(开窗)的形式,去提高走线的通流能力。步骤四:用鼠标左键框选需要转换为铜皮的线,则会根据线的形状精确的添加铜皮,并将铜皮置于我们刚刚设置的Board。

2023-07-21 13:14:22 2321

原创 独家技巧分享——如何在Allegro中快速自定义字体

独家技巧分享——如何在Allegro中快速自定义字体

2023-07-12 11:25:55 2945

原创 Allegro PCB设计小诀窍系列--如何在Allegro中快速区别不同网络

AllegroPCB设计工具可以通过高亮操作将选中的网络点亮,但是当我们的布线非常密集时,是不太好去进行不同网络间的区分和识别的,这时我们就可以利用AssignColor功能。当我们进行PCB评审、电路板维修或者要同时区分几条线路时,通过AssignColor功能可以对每一条网络、PIN赋予不同的颜色和条纹样式,从而达到明显区分、同时对比的效果。

2023-07-06 14:22:58 882

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除