对比项目
对比项目\型号 |
Tlv320aic3110 |
Wm8900 |
Cs42l52 |
Alc5621 |
ADC (THD+N) |
-85 dB |
-84 dB |
-88 dB |
-80 |
ADC S/N |
91 dB |
95 dB (+A) |
99 dB |
85 |
DAC (THD+N) |
-82 dB |
-82 dB |
-88 dB |
-85 |
DAC S/N |
95 dB |
97 dB (+A) |
98 dB |
92 dB |
Sampling Frequency |
8-kHz to 192-kHz |
8-kHz to 192-kHz |
4-kHz to 192-kHz |
8-kHz to 48-kHz |
especial |
EQ PLL |
FLL |
H/S detect A-law U-law PWM |
BTL EQ PLL |
各自特点
BTL原理
(Bridge-Tied-load)意为桥接式负载。
负载的两端分别接在两个放大器的输出端。其中一个放大器的输出是另外一个放大器的镜像输出,也就是说加在负载两端的信号仅在相位上相差180°。负载上将得到原来单端输出的2倍电压。从理论上来讲电路的输出功率将增加4倍。BTL电路能充分利用系统电压,因此BTL结构常应用于低电压系统或电池供电系统中。
(1)TI的codec在时钟结构方面有个很清楚的框架图
不同于其他的codec,TI的PLL_CLKIN不仅可以来自MCLK,也可以选择BCLK,根据不同的PLL_CLKIN,