![](https://img-blog.csdnimg.cn/20201014180756919.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA&Verilog
文章平均质量分 83
YTU_GF
求学者开栏,希望与大家共同学习。
展开
-
Verilog HDL基础系列三
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档 文章目录 前言 一、pandas是什么? 二、使用步骤 1.引入库 2.读入数据 总结 前言 组合逻辑电路的特点是任意时刻的输出仅仅取决于输入信号,输入信号变化,输出立即变化,不依赖于时钟。 4组合逻辑 在 verilog 中以“&”表示按位与,如 c=a&b,在 a 和 b 都等于 1 时结果才为 1,代码实现与RTL 表示如下: 总结 提示:这里对文章进行总结: 例如:以上.原创 2021-07-05 20:11:21 · 404 阅读 · 0 评论 -
Verilog HDL基础系列二
目录 前言 3.运算符 3.1 算术运算符 3.2 赋值运算符 3.4 逻辑运算符 3.5 条件运算符 3.6 位运算符 3.8 拼接运算符 3.9 优先级别 总结 前言 Verilog中运算符 3.运算符 运算符可分为以下几类: (1) 算术运算符(+,-,*,/,%) (2) 赋值运算符(=,<=) (3) 关系运算符(>,<,>=,<=,==,!=) (4) 逻辑运算符(&&,||,!) ...原创 2021-07-05 16:43:46 · 183 阅读 · 0 评论 -
Verilog HDL基础系列一
文章目录 前言 提示:以下是本篇文章正文内容,下面案例可供参考 一、pandas是什么? 示例:pandas 是基于NumPy 的一种工具,该工具是为了解决数据分析任务而创建的。 二、使用步骤 1.引入库 代码如下(示例): import numpy as np import pandas as pd import matplotlib.pyplot as plt import seaborn as sns import warnings warnings.filterwarnings原创 2021-07-01 21:49:52 · 276 阅读 · 1 评论