高速电路设计
小生不是书呆子
这个作者很懒,什么都没留下…
展开
-
滤波电容阻抗随频率变化特性的分析
滤波电容的作用机制是为噪声等干扰提供一条低阻抗回路,在噪声频率点上,要求滤波电容的阻抗较小,即当噪声频率落在谐振点附近时,滤波效果最好。C和ESL越小,谐振频率越高,越适于滤除高频干扰。在电容分量和ESL分量的共同作用下,电容器件的整体阻抗表现为,随着频率的升高,首先是电容分量起主导作用,使阻抗逐步变小,器件表现为电容的阻抗特性,滤波效果渐强;在实际工作中,期望电路上每一处的噪声频带都得到准确定位并不现实,这就要求设计者在电路设计中,利用多种不同的电容构造一个比较宽的低阻抗频带,以尽可能地覆盖噪声频带。..原创 2022-08-02 11:18:52 · 2122 阅读 · 2 评论 -
高速设计-耦合电容
在高速电路中,应选用ESL值小的贴片电容,因此仅以小尺寸贴片式的陶瓷电容作为示例,对于插孔式电容,如铝电解电容,其ESL值将比表2.2所列出的值大得多。0612封装的电容,其长边为焊接边,连接PCB上的焊盘,相比1206封装,一方面可以有更大的、能直接和PCB焊盘贴合的面积;例,T=1.25ns,R=50Ω,根分析,应用中可能出现的最大连0或连1比特位的长度为85,因此设定NUM=86,则交流耦合电容的最小取值要求为Cmin=7.8X86X1.25ns/50Ω=0.01677μF。...原创 2022-08-02 11:07:55 · 1286 阅读 · 0 评论 -
高速电路设计-前言
高速电路路设计工程师常常困扰铃流、串扰和辐射噪音等问题。在我们大学的课程里面,这些内容都是没有相应课程的,因此,很多应用工程师在遇到这些问题的时候觉得很迷茫,不知该如何下手。对于低速数字电路设计,,'0'、'1'都是很干净的。但是在高速数字电路设计中,由于信号变化很快,这时候模拟电路中分析的那些影响会产生很大的作用,使得信号失真、变形,或者产生毛刺、串扰等,作为高速数字电路的设计者,必须知道这些原理。了解这些现象产生的原理以及他们在电路设计中的应用。...原创 2022-08-01 21:49:25 · 217 阅读 · 0 评论