高速电路路设计工程师常常困扰铃流、串扰和辐射噪音等问题。在我们大学的课程里面,这些内容都是没有相应课程的,因此,很多应用工程师在遇到这些问题的时候觉得很迷茫,不知该如何下手。对于低速数字电路设计,, '0'、'1'都是很干净的。但是在高速数字电路设计中,由于信号变化很快,这时候模拟电路中分析的那些影响会产生很大的作用,使得信号失真、变形,或者产生毛刺、串扰等,作为高速数字电路的设计者,必须知道这些原理。了解这些现象产生的原理以及他们在电路设计中的应用。
基本原理
高速数字电路设计跟低速数字电路设计不同的是: 他强调组成电路的无源部件对电路的影响。这些无源器件包括导线、电路板和组成数字产品的集成电路。在低速设计中,这些部件单纯的只是电路的一部分,根本不用多做考虑,可是在高速设计中,这些部件对电路的性能有着直接的影响。
高速电路设计研究的主要内容是以下几个方面:
1、无源电路单元是如何影响信号传输的(振铃和反射)。
2、信号间的相互影响(串扰)。
3、与周围环境间如何影响(电磁干扰)
如果我们给一个电路画出以频率为底的对数曲线,没有一个电路参数能够在频率增加10倍或者20倍以后保持不变的。因此必须考虑每个电参数的有效频率范围。