FPGA
I‘m Xiao贺
这个作者很懒,什么都没留下…
展开
-
基于basys3开发板的四位数码管扫描显示的VHDL实现
基于Vivado的四位数码管扫描显示VHDL实现欢迎使用Markdown编辑器新的改变功能快捷键合理的创建标题,有助于目录的生成如何改变文本的样式插入链接与图片如何插入一段漂亮的代码片生成一个适合你的列表创建一个表格设定内容居中、居左、居右SmartyPants创建一个自定义列表如何创建一个注脚注释也是必不可少的KaTeX数学公式新的甘特图功能,丰富你的文章UML 图表FLowchart流程图导出...原创 2019-06-26 19:14:36 · 6535 阅读 · 3 评论 -
用有限状态机(FSM)在BASYS3开发板实现流水灯
文章目录一、实验所需环境二、相关代码1、代码2、仿真文件(testbench)3、约束文件(XDC)三、总结一、实验所需环境1、Basys3开发板;2、Vivado2017.4开发环境;3、VHDL硬件描述语言。二、相关代码1、代码library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;...原创 2019-06-28 11:36:29 · 2351 阅读 · 0 评论 -
基于BASYS3的VHDL交通灯控制器——有限状态机(FSM)
这里写自定义目录标题一、设计要求二、设计原理三、相关代码1、主代码2、测试文件(testbench)3、约束文件(XDC)四、总结一、设计要求设计一个交通控制器,用LED显示灯来表示交通状态,并以7段数码管显示器显示当前状态的剩余秒数,集体要求如下: 主干道绿灯亮时,支干道红灯亮,反之亦然,两者交替允许通行,主干道每次放行35s,支干道每次放行25s。每次由绿灯变为红灯的过程中,亮光的...原创 2019-07-04 16:45:09 · 3986 阅读 · 4 评论 -
基于VHDL语言、状态机的序列信号发生器的实现
文章目录一、实验平台二、实验描述三、相关代码1、主代码2、仿真文件(testbench)3、分频相关代码三、仿真结果一、实验平台1、Basys3开发板;2、Vivado2017.4开发环境;3、VHDL语言。二、实验描述最近在学习时序电路,接触到状态机,就利用有限状态机,写了一个8位的序列信号发生器(11010010),分为串行输出和并行输出。这次只是仿真,所以没有进行分频,不过我会把...原创 2019-06-29 18:31:12 · 6979 阅读 · 4 评论