零基础速学Cadence版图设计-软件安装到触发器设计
文章平均质量分 58
本人参加过全国职业院校技能大赛集成电路赛项,本专栏使用Cadence软件进行版图设计的基础内容,以及部分错误解决方法,包括Calibre许可证报错等问题。使用MOS管进行版图设计反相器、D触发器流程,适用于集成电路开发及应用大赛。
优惠券已抵扣
余额抵扣
还需支付
¥99.90
¥299.90
购买须知?
本专栏为图文内容,最终完结不会低于15篇文章。
订阅专栏,享有专栏所有文章阅读权限。
本专栏为虚拟商品,基于网络商品和虚拟商品的性质和特征,专栏一经购买无正当理由不予退款,不支持升级,敬请谅解。
㉨㉨
这个作者很懒,什么都没留下…
展开
-
版图设计数字设计模拟设计资源目录
集成电路开发及应用资源 mos管奇数分频原创 2023-03-25 09:05:25 · 603 阅读 · 0 评论 -
集成电路开发及应用-设计部分专栏目录
目录目录懒人专属一、Multisim软件介绍_LD QM的博客-CSDN博客二、Mutisim仿真软件使用_LD QM的博客-CSDN博客三、Multisim放置门电路_LD QM的博客-CSDN博客四、用场效应管设计电路专栏简介_LD QM的博客-CSDN博客五、MOS简单介绍_LD QM的博客-CSDN博客六、用场效应管设计非门_LD QM的博客-CSDN博客七、用场效应管设计与非门_LD QM的博客-CSDN博客八、用场效应管设计或非门_LD QM的博客-CSDN博客九、用场效应管设计与门_LD QM原创 2022-11-20 22:12:00 · 1529 阅读 · 0 评论 -
集成电路开发及应用-模拟数字部分专栏目录
三角波发生器电路图分析_XMJYBY的博客-CSDN博客运算放大器正反馈负反馈判别法_如何理解运算放大器的反馈机制,分哪几种_XMJYBY的博客-CSDN博客运算放大器实现多路同向反向加减运算电路公式推导(一)_反向减法运算电路_XMJYBY的博客-CSDN博客运算放大器实现多路同向反向加减运算电路公式推导(二)_XMJYBY的博客-CSDN博客三角波发生器电路原理分析_XMJYBY的博客-CSDN博客_三角波发生器电路运放实现方波三角波发生器-总结报告_XMJYBY的博客-CSDN博客_运放三角波发生器运原创 2023-02-09 10:31:12 · 539 阅读 · 4 评论 -
集成电路开发及应用-版图设计专栏目录
Cadence 快捷键_XMJYBY的博客-CSDN博客一、cadence ic 5141 ——软件下载地址以及常见错误_cadence启动就生成lck文件_XMJYBY的博客-CSDN博客二、cadence ic 5141 ——共享文件夹设置_XMJYBY的博客-CSDN博客三、cadence ic 5141 ——打开cadence软件_XMJYBY的博客-CSDN博客_linux打开cadence四、cadence ic 5141 ——添加工艺库文件_XMJYBY的博客-CSDN博客_cadence添加原创 2023-02-03 17:05:32 · 1041 阅读 · 0 评论 -
点我回到目录
目录模电波形发生器555定时器数电触发器D触发器RS触发器数字芯片设计版图设计运放实现方波三角波发生器运放实现阶梯波发生器三角波发生器电路原理分析555内部结构分析555施密特触发器555多谐振荡器555单稳态触发器_zhjysx的博客-CSDN博客触发器总结(D、T、JK一:D触发器介绍二:D触发器做二分频器三:由二分频器制作四进制计数器四:由四进制计数器制作三进制计数器基本RS触发器MOS简单介绍一.用场效应管设计非门二.用场效应管设计与非门三.用场效应管设计或非门四.用场效应管设计与门五.用场效应管设原创 2022-06-15 10:24:46 · 1134 阅读 · 0 评论 -
Cadence 快捷键
S:拉伸工具Stretch,要求是框选要拉伸图形,再拉伸。我觉得这个拉伸工具是Virtuso版图设计区别于其他绘图软件的精华所在,能在保持图形原有性质的前提下,自由拉伸。P: 插入Path,我翻译成“路径”。Ctrl +D:取消选择,这个也可用鼠标点击空白区域实现。L:标签工具,标签要加在特定的text层上,这个有些人总忘记。Shift+P:多边形工具Polygon。shift+m:移动器件但不移动连线。shift+K:清除所有标尺。shift+N:添加标号。shift+L:标注。shift+z:缩小。原创 2022-11-02 15:39:29 · 652 阅读 · 0 评论 -
一、cadence ic 5141 ——软件下载地址以及常见错误
cadence ic 5141 常见错误笔记原创 2022-05-06 08:37:22 · 2804 阅读 · 0 评论 -
二、cadence ic 5141 ——共享文件夹设置
目录1.共享文件夹概念2.共享文件夹设置①在VMware界面下,找到下图所示区域,点击编辑虚拟机设置。②点击选项③点击共享文件夹④点击添加,选择合适的文件夹,设置名称即可⑤linux系统1.共享文件夹概念共享文件夹也就是windows系统和虚拟机里的linux系统进行文件交流的地方。顾名思义也就是两个系统共用的文件夹。在windows系统下,将某文件放入共享文件夹中,在linux里也可以找到对应的文件2.共享文件夹设置①在VMware界面下........原创 2022-05-15 19:06:44 · 1322 阅读 · 0 评论 -
三、cadence ic 5141 ——cadence软件打开、下载
目录1.Terminal界面使用在Linux界面右键,点击Open Terminal ,打开Terminal界面 输入ls回车,可以查询当前所在目录下的文件输入cd+空格+文件名可以进入该文件输入pwd可以查看当前文件所在位置输入cd ..可以返回上一级文件2.打开cadence ic 5141软件3.&的作用linux界面与window不同,打开软件是由代码实现的。1.Terminal界面使用在Linux界面右键,点击Open Te......原创 2022-05-05 10:42:37 · 4283 阅读 · 0 评论 -
四、cadence ic 5141 ——添加工艺库文件
目录打开CIW窗口打开Library Manager打开Library PathAdd Library添加工艺库文件打开CIW窗口打开窗口后点击Tools打开Library Manager在弹出的框内点击Library Manager打开Library Path在Library Manager界面里点击Edit,在弹出的对话框里选择Library PathAdd Library在弹出的界面里,左边位工艺库,右边为工艺库的存放地址,在空白..原创 2022-05-15 19:25:59 · 3150 阅读 · 0 评论 -
四、cadence ic 617 ——添加工艺库文件
在弹出的对话框中一般选择第一个、第三个,不选择第四个,如果选择第四个在后续的规则验证时会出错,这里选择第三个关联已存在的工艺库文件。打开软件时要在设定的工作区域打开,因为软件使用时会返回很多文件,在设定的工作区打开软件,这些文件就会返回到工作区域内。打开软件时要在设定的工作区域打开,因为软件使用时会返回很多文件,在设定的工作区打开软件,这些文件就会返回到工作区域内。打开软件时要在设定的工作区域打开,因为软件使用时会返回很多文件,在设定的工作区打开软件,这些文件就会返回到工作区域内。原创 2023-10-02 15:02:28 · 1465 阅读 · 0 评论 -
五、cadence ic 5141 ——PDK规则查看
PDK规则文件(pdf)一般在工艺库文件夹内 以该虚拟机内的.13mm工艺库为例,打开工艺库,下图即为pdk规则文件,将其打开找到目录,找到版图各层的规则,进入就可以查看规则信息其中,初学时最重要的规则是AA(有源区)、NW、GT(栅极)、M1(金属一层)、M2(金属二层)等假如要查看M1(金属一层)的线间距,根据目录打开79页,就可以看到对应规则的表格,对应的规则也就是第二行 Space between M1s,最小间距为0.17............原创 2022-05-20 10:34:34 · 3722 阅读 · 0 评论 -
六、cadence ic 5141 ——创建库、单元、原理图
目录库的创建单元的创建库的创建创建一个新的库,用于存储我们绘制的版图选择File->New->Library在Name处设置库的名字,在Directory处选择库存储的路径,点击OK在弹出的对话框中一般选择第一个、第二个,不选择第三个,如果选择第三个在后续的规则验证时会出错,这里选择第二个关联已存在的工艺库文件打开选择工艺库文件单元的创建首先选中新创建的库,再选择File->New->Cell View以反相器为原创 2022-05-20 13:18:50 · 1233 阅读 · 0 评论 -
七、cadence ic 5141 ——反相器原理图设计
如上图所示的两个端口,在数字电路中,pmos接电源,nmos接地,并完成基础连线。在schematic视图中点击i(插入元件快捷键),点击browse,选择创建库时关联的工艺库内的元器件(如果选择了其他的pdk库内的元器件,仿真时会出错)在下图的PinSpecifications里可以设置端口在封装里的位置,如果不修改,点击OK即可。由于绘制反相器,所以在.13mm的库中选择pmos和nmos,此处选择p12和n12。弹出的视图即为反相器的封装,在这里可以修改这个封装的形状。双击打开schematic。..原创 2022-07-29 12:11:48 · 1913 阅读 · 0 评论 -
八、cadence ic 5141 ——反相器原理图验证
再点击i,在analogLib(cadence自带工艺库)内选择vdc(电源)、gnd(地)、vpulse(脉冲信号),将其添加至原理图。新建一个Cell并命名为inv_test,打开原理图,按快捷键i,选择反相器的封装,将封装导入inv_test原理图内。点击vdc(直流电压源),按下q键,只需要将DCvoltage修改为需要的数值即可,这里设置为5,按ok。Analysis选择瞬态仿真,仿真周期设置为10m,点击OK。以vpulse为例,点击vpulse将其选中,点击q。完成基础连线后的原理图。....原创 2022-07-29 12:28:54 · 1559 阅读 · 0 评论 -
九、cadence ic 5141 ——反相器版图绘制
选择Tools->DesignSynthesis->LayoutXL打开,就可以得到版图绘制的layout界面选择CreateNew,点击OK注意CellName名字和之前保持一致,Tool为Virtuoso左边的LSW上的是绘制版图的图层。原创 2022-07-29 12:51:43 · 4139 阅读 · 0 评论 -
十、Cadence ic 617 D触发器版图设计
首先打开Cadence软件,配置好工艺库,打开schematic界面,用工艺库内的NMOS和PMOS搭建出如下图所示的用传输门设计的D触发器原理图。通过对D触发器原理图的观察,可以发现,相连的传输门对应的NMOS和PMOS的源漏区是连在一起的,因此可以对其进行共用源漏区处理。在版图设计中,减小版图面积可以为制作时剩下巨大的成本,因此在进行版图设计之前,需要对MOS管的布局有初步的规划。相应的传输门与反相器相连的地方,也可以进行共用源漏区,这样在版图中传输门和反相器的源漏区也可以相连在一起。原创 2023-02-03 16:59:56 · 5823 阅读 · 0 评论 -
十一、Cadence ic 617以及assura使用总结
1.617的端口和514不同,没有网络属性,使用时不能直接放在原理图上,如果要直接放在图上要接线并且放上标签。2.617的端口也不能直接放在线上,514中将端口直接放在线上是可以使端口和线连接,但617看似连接,但拉出来线没有交点,实际上没有连接。这里set switches里的选项表示不同的模块,也就是选择一个就只对这一部分进行DRC验证,要验证整个版图的DRC就要把所有的选项选中,然后一个个改正。LVS中也是一样,要全部选中改正。原创 2022-11-02 15:43:37 · 1700 阅读 · 0 评论 -
十二、Cadence 5141 617 Calibre license许可证问题解决方法
The following products could not be licensed sufficiently原创 2022-11-02 15:47:52 · 2558 阅读 · 5 评论 -
十三、Cadence ic 617 CDB转OA
由于cadence ic 514 的工艺库为CDB形式,而cadence ic 617的工艺库为OA形式,因此如果要把cadence ic 514的工艺库拿到cadence ic 617上用,就要进行格式转换,将CDB格式转换为OA格式。 第一步是将CDB格式的工艺库拉入617的共享文件夹中,这里以PDK_13mmrf_1P6M_30K为例,此时在linux 的共享文件夹中就可以找到我们的工艺库文件。 在把该文件复制到cadence的工作区中 在该目录下创建一个OA的空文件夹,再在这个OA文件原创 2022-09-09 13:51:55 · 2624 阅读 · 0 评论 -
十四、 MOS晶体管的结构
三极管是电流控制电流的器件,与三极管不同的是,MOS管是电压控制电流的器件,输入阻抗大,噪声低,优势更加明显。NMOS管直接制作在P型衬底上,在衬底上进行N掺杂,形成漏极和源极,漏极和源极之间的区域称为沟道,因为漏极和源极都是N型,因此称为N沟道。图4-1为NMOS管截面图。PMOS管制作在N阱内,原因是为了避免P掺杂的源极和漏极与衬底发生短路,由于源极和漏极都是P型,因此源极和漏极之间的沟道称为P沟道。图4-2为PMOS管截面图。版图设计即集成电路版图设计,是在版图设计软件内,对芯片内部电路的设计。原创 2023-02-09 13:31:49 · 429 阅读 · 0 评论 -
十五、Guard ring
Guard ring就是衬底接触环,在版图里具有隔离、降低噪声、降低寄生的衬底电阻影响等作用。原创 2023-02-09 13:35:42 · 3422 阅读 · 0 评论 -
十六、版图设计中的欧拉路径
MOS管除了串并联之外还有复联,复联也就是CMOS电路中,同时存在串并联的关系,而欧拉路径就主要运用在这种电路中,它的作用是利用MOS管的串联、并联、复联的关系,找到一条最合适的路径,使得栅极接相同信号的NMOS和PMOS可以一一对应,这样NMOS和PMOS的栅极就可以直接相连,以此减少栅极的布线,同时共用源漏区,缩小版图面积。图4-10就是图4-9的欧拉路径图。不难发现,只要按照A->B->C->I->H->G->F->D->E这个路径, 无论是上拉网络,还是下拉网络,都可以一次经过所有的线段。原创 2023-06-05 21:13:06 · 880 阅读 · 0 评论