自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

RFSOC的博客

FPGA高端开发

  • 博客(22)
  • 收藏
  • 关注

原创 基于RFSOC的100G以太网UDP测试

Zynq UltraScale+ RFSoC 100G以太网UDP通信

2024-05-17 19:28:44 97

原创 CC305 标准RFSOC GEN3 PCIE板卡10G采样率测试

Zynq RFSoC PCIE GEN3 PCIE GEN4

2024-03-27 15:13:54 329

原创 Xilinx RFSOC PCIE测试

RF数据转换器还包括功率高效的数字下转换器(DDC)和数字上转换器(DUC),其中包括可编程插补和抽取、NCO和复杂混频器。DDC和DUC也支持双频操作。关键特性和采样率见表1。将处理系统与UltraScale架构可编程逻辑、RF- ADC、RF- DAC和软决策FECs相结合,Zynq UltraScale+ RFSoC家族能够实现完整的软件定义无线电(SDR),包括直接射频采样数据转换器,在单个、高可编程SoC上实现CPRI和千兆以太网到射频。47DR属于第三代产品,PCIE支持4.0。

2023-08-11 15:41:17 437 1

原创 RFSOC GEN3 DAC 10G测试

Zynq UltraScale+ RFSoC 是一种异构计算架构,包括完整的 Arm 处理子系统、FPGA 架构,以及 RF 信号链中的完整模数可编程性,其不仅可为不同的应用提供一个完整的单片软件定义无线电平台,而且还有助于随着市场动态的发展,生产无线电变体。本卡基于xilinx RFSOC处理器XCZU47DR,设计的8路AD,8路DA 6U VPX板卡。可以看到DAC在8Gbps采样速率可以8个通道同步,这里测试二区。使能debug信息输出。

2023-07-26 17:33:30 374 1

原创 国产射频直采收发器CX8242KA JESD204C调试

杭州诚芯公司的CX8242KA是国内开发的极少数支持JESD204C接口的高速AD、DA,Serdes具备支持接收和发送,并且速率可以到25Gbps,在国内属于领先水平。250M参考时钟输入,AD采样率2.5G,DA采样率10G,3收2发,主通道模式4,反馈通道模式1,基带采样率1250M,线速率20.625G,收发同时配置混频625M。CX8242KA的204C接口模式支持10种模式,在手册上都有说明。2、 支持TX信道编码,RX信道解码,提升健壮性。这里使用模式4,支持双通道模式,并且反馈开启。

2023-07-01 20:01:42 1834 6

原创 国产射频直采收发器CX8242KA测试1

CX8242KA/CX8242KAN是一款集成了14比特,12 GSPSDAC和14比特,3GSPSADC的双通道,宽带、射频直采收发器芯片,该器件支持高达6GHz射频信号的直接采样输入和输出,集成了片内高性能采样钟模块,采样时钟Jitter

2023-06-26 18:59:02 3111 11

原创 基于万兆TCP/UDP源码

为了满足不断增长的带宽需求,10G以太网、40G以太网和100G以太网标准依次在近几十年内被提出。现在,万兆以太网已经成为家喻户晓的名词,它具有高速率、低成本、高可靠性、安装简便、维护容易和可升级能力强等优点,是一种非常流行的局域网技术。飞速(FS)将通过详细介绍10G以太网技术。10G以太网接口分为10G PHY和10G MAC两部分。本设计中使用了Xilinx公司提供的10G Ethernet Subsystem核充当连接10GMAC的PHY芯片,然后将该IP核约束到光模块上构建完整的物理层。

2023-06-16 20:02:59 361 7

原创 ADC12DJ5200RF JESD204C调试

JESD204 系列协议最初由固态技术协会于2006 年发布初版,经过三次版本迭代,目前最新版本为2017 年12 月发布的JESD204C,而市面上主流的JESD204 协议接口芯片仍基于上一版本JESD204B 协议。JESD204C 支持从0.3125 Gbps 到32 Gbps(原始位速率)的单通道速率,支持对转。(3)链路层新增64b/66b 编码和64b/80b 编码,提高了编码效率(提供64b/80b 编。(5)新增块、多块、拓展多块等数据结构,其中块(block)包含66 位或80 位数。

2023-06-13 16:58:35 835 5

原创 ADC12DJ5200RF JMODE5

ADC12DJ5200RF支持JESD204B接口和JESD204C接口,其实后面统一为JESD204C,如果采用8B10B编码就兼容JESD204B,如果采用64B/66B编码,就是JESD204C接口。这里使用JMODE5模式,如果使用16个lanes,数据分相很多,不好处理。给ADC12DJ5200RF时钟是4.5G。用Matlab进行FFT分析。信号源输入1620Mhz信号。

2023-06-12 16:13:43 287 1

原创 FPGA 纯逻辑TCP/UDP IP源码

设计一种通用互联网协议堆栈(包括VHDL源代码)设计在低成本 FPGA 上支持 1Gbps 速度。可以实现 950+ Mbps (UDP) 或 450+千兆位上的 Mbps(每个 TCP 客户端)吞吐量以太网介质。以下协议在模块化VHDL组件:TCP客户端,TCP服务器、UDP帧、ARP、PING、IP 到 MAC 地址路由表和 DHCP 客户端。辅助组件是还包括用于流式传输、测试信号生成和误码率测量。资源使用在XC7K325T,包含一些观测核。

2023-06-11 22:00:17 450

原创 FPGA 纯逻辑NVME测试

NVMe IP支持3种命令,包括Identify、Write、Read逻辑提供2组接口分别为app_c*和app_s*,app_c*用来传输用户定义的NVMe命令并提供反压机制,app_s*用来传输用户读写数据,NVMe IP内部实例化256KB的真双口RAM作为数据缓存,用户通过app_c*接口操作的粒度固定为1MB。使用Xilinx Integretd Block For PCIe硬核,工作在Gen1、Gen2、Gen3、X4模式。自定义app_c*、app_s*接口方便用户操作。

2023-06-11 11:29:52 820 1

原创 ADC12DJ5200RF 调试1

ADC12DJ5200RF 使用具有多达 16 个串行通道的高速 JESD204C 输出接口,支持高达 17.16Gbps 的线路速率。支持 8b/10b 和 64b/66b 数据编码方案。ADC12DJ5200RF 器件是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。支持高达10GHz 的可用输入频率范围,可对频率捷变系统的L、S、C 和 X 频带进行直接射频采样。无噪声孔径延迟调节和 SYSREF 窗口等创新的同步特性可简化多通道应用的系统设计。

2023-06-10 14:58:53 458

原创 PCIE软核支持Xilinx 源码

至于为何都习惯用硬Core,因为PCIE协议是很复杂的,所以耗费的资源很多,而且调试起来也比较困难,器件里面直接做成硬核,固化成HAC,就可以节省LUT/FF等资源来给其它功能模块使用。而且PCIE硬Core都是从IP供应商定制的,标准协议,FPGA集成设计起来简单,又能多卖钱,所以一般都会集成到芯片里面。PCIE的物理通路是Serdes,FPGA内的Serdes,其PMA都是硬IP,PCS可以用IP的也可以自己编写。在Serdes之上增加了传输协议,就有了PCIE协议。

2023-06-09 16:12:09 456

原创 DAC38RF8X 12bit模式

DAC38RF82,JESD参数如下:L=4 ,M=1,F=3, S=8 ,HD=0, K=20,双通道12bit。JESD204B包括3类,分别是子类0、子类1和子类2。三个子类主要是根据同步方式的不同划分的。在绝大数芯片中,F是偶数;F是奇数情况下比较少,一般是12位应用,这种情况下,需要多帧进行拼接。只要有子类1和子类2支持确定性延迟--发送端到接收端之间的链路延迟固定。JESD204B中参数。

2023-06-09 16:07:37 93

原创 基于双FMC+ XCZU15EG+XCVU9P的信号处理板卡

Xilinx UltraScale+架构是一种高性能可编程逻辑器件架构,可用于各种应用领域,包括网络、存储、视频、图像和数据中心等。该架构采用了多种创新技术,如16纳米FinFET+工艺、高带宽存储器、片上系统集成、DSP优化等,以提供卓越的性能和能效。UltraScale+架构是一种非常强大和灵活的高可靠性架构,具有优秀的能效和可靠性。

2023-06-09 15:38:06 181

原创 RFSOC 6U VPX标准板卡

RF Analyzer 提供了一种简单快速的方法来评估 Zynq® UltraScale+™ RFSoC中 RF-ADC 和 RFDAC 的性能。提供的 bit 文件,usp_rf_data_converter_2X_2500.bit),点击⑤下载 bit 文件,点击。软件安装完成后, PC 连接板卡 JTAG,打开软件后点击链接,默认会看到下图窗口。点击②Connect 扫描硬件,点击③选中 FPGA,点击④选择 bit 文件(选择。点击connect,会出现以下显示。AD/DA 同步性能测试。

2023-06-09 15:22:11 483

原创 RFSOC PCIE标准板卡

它是Xilinx公司之前的基于FPGA体系结构的多处理器系统级芯片(UltraScale MPSoC)的升级版本,多处理器系统级芯片有4个64位ARM Cortex A53应用处理器,还有2个双核ARM Cortex-R5实时处理器。为了使其成为射频系统级芯片,Xilinx公司增加了8个4GS/s采样频率的12位或14位的模数转换器,每个模数转换器都配有可编程数字化下变频器。数模转换器在第二奈奎斯特区,以6.554GS/s采样率生成高达4GHz的载波输出频率,包括可编程插补和抽取,并支持双频工作。

2023-06-09 14:45:44 406

原创 DAC38RF8X调试

DAC38RF82是高性能的宽带宽型射频采样数模转换器,能够实现高达3.33GSPS的双通道输入数据速率,或者高达9GSPS的8位单通道运行状态。当用作具有2x24x插值模式的复合基带发送器时,DAC38RF82可以合成具有16位输入分辨率,且高达2GHz带宽的宽带信号和具有12位输入分辨率的 2.66GHz带宽的宽带信号。从分辨率对应的速度来看,该系列每个档位的分辨率下都有世界领先的输入速率。在8位模式,该系列获得9GSPS的最大DAC采样率输入,并可合成0至4.5GHz的宽带信号。

2023-06-07 13:57:08 204 1

原创 AD9164调试

SPI接口最大支持100MHz速率,用于对器件进行状态监控和寄存器配置;数字处理路径包含插值模块、由48bit NCO组成的正交调制器和反辛格模块。AD9164芯片是ADI公司的一款高采样率、高分辨率的数模转换芯片,垂直分辨率为16位,直接射频合成支持最高6GSPS采样率,集成旁路的可选1/2/3/4/6/8/12/16/24插值功能,DAC更新速率可达12 GSPS,输出电流在8mA~38.76mA内可调,本文将使用两片AD9164进行波形数据转换,输出波形。

2023-06-06 15:43:00 1372

原创 AD9174测试

AD9174支持输入数率达3.08GSPS(I/Q两路),或达6.16GSPS(单路),同时能将多个复杂的输入数据流分配到指定的通道进行单独处理。通过使用调制器开关,主数据路径的输出既可以路由到DAC0作为单个DAC运行,也可以路由到DAC0和DAC1作为双中频DAC运行。AD9174同样支持极宽速率模式,允许通过绕过信道器和主数据路径以提高最大数据速率达6.16GSPS(只传实部)/16位DAC,达3.08GSPS(I/Q两路)/16位DAC,达4.1GSPS/12位DAC。使用ACE软件进行设计。

2023-06-06 14:00:38 698

原创 Xilinx RFSOC GEN1 ADC和DAC简单测试

Xilinx RFSOC GEN1 ADC和DAC简单测试

2022-03-20 22:58:54 3116 7

原创 基于C6678+XC7V690T的6U VPX信号处理卡

本板卡基于标准6UVPX架构,为通用高性能信号处理平台,上海珏晨电子科技有限公司自主研发。板卡采用一片TIDSPTMS320C6678和一片Xilinx公司Virtex7系列的FPGAXC7V690T-2FFG1761I作为主处理器,Xilinx的AritexXC7A35T作为辅助处理器。XC7A35T负责管理板卡的上电时序,时钟配置,系统及模块复位,程序重配等。为您提供了丰富的运算资源。DSP外挂4片DDR3,数据位宽64bit,容量2GB;数据速率1600MHz;DSP外...

2021-07-17 16:10:55 264

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除