1-4、秋招年3-5月准备期——《Verilog HDL高级数字设计》(第二版)

本文详细规划了《Verilog HDL高级数字设计》第二版的学习路径,重点强调了第7章数据通路控制器的设计与综合,特别是状态机和UART的实际应用。第9章中指出异步FIFO的跨时钟域同步问题极其重要,对于秋招和工作都至关重要。建议忽略第8章,而第7章的7.3小节和第9章的部分内容则可作为补充学习。
摘要由CSDN通过智能技术生成

二、各章节学习过程(计划)

第7章 数据通路控制器的设计与综合

7.1时序状态机的划分&7.2设计实例:二进制计数器其实都非常重要,不仅是因为秋招会考,而且在实际工作中也会经常用到!但是此处两小节的介绍比较简略,但是无需担心,我会在《秋招年7-9月笔试&面试题实战期》进行讲解(状态机的资料可以下载我在CSDN上传过的资料)。

7.3小节可忽略。7.4设计实例:UART可不看,但是!但是!但是!一般刚进公司的童鞋,尤其是做IC设计的童鞋,公司都会培训,让你写一个uart收发器。对此我也会在《秋招年7-9月笔试&面试题实战期》进行讲解。

总的来说,第七章除了7.3小节都是干货,但是秋招需要的它并没有详解,工作需要的倒是讲了不少。

第8章 可编程逻辑及存储器件——了解即可。。。(可不看)

第9章 数字处理器的算法和架构

9.1-9.3可不看,9.4-9.6&#x

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

数字IC小宝贝儿

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值