Actel FPGA上电即行之优势

1. 什么是上电即行
  随着系统的日趋复杂,在降低成本和缩短设计周期的压力下,系统设计正向着高效率、模块化和简洁的方向发展。当需要在应用中实现某项功能时,设计人员通常会根据成本和设计的简洁性,对市场中能够满足系统需要的解决方案进行选择。
一般地,系统上电之后,其中的元件必须进行初始化,还需要运行一些系统监管任务,比如设置微处理器环境、进行关键的系统启动任务,以及在系统电压稳定前,即上电电压攀升过程中的控制操作。在复杂的系统中,系统的监管任务可能包括配置内存块;系统初始化任务可能包括微控制器地址总线译码、对多系统元件的各种时钟进行合成和分配、分配复位或使能信号、管理总线活动传输以防止数据错误,以及执行对时序有较高要求的任务,将处理器的初始化时间减至最少。
  PLD(可编程逻辑)器件由于具有上市时间短、系统内编程(ISP)、使用方便和能够快速构建原型等优点,因此得到了广泛的应用。采用更先进的工艺可以大幅削减PLD器件的成本,在系统设计中,PLD器件已经开始逐步取代上电即行的ASIC器件。
若系统需要采用PLD器件,设计人员应该考虑具有LAPU功能的器件,降低系统的尺寸和成本。
PLD器件需要配置存储器来启动器件的工作。基于非易失性存储器技术的PLD器件,如 Flash、EEPROM 和反熔丝等,会将其配置存储于芯片中。这样便无需下载配置,使PLD器件可以像ASSP和ASIC一样直接工作。
基于SRAM 的易失性PLD器件在每次上电时都会从睡眠状态中被唤醒,并需要从外部的非易失性存储器件中下载配置。此外,还有一些具有SRAM FPGA架构及片上非易失性存储器的混合式SRAM 器件,每次上电时,它们必须在内部加载配置。配置完成后,才能根据客户的应用进行工作。如果关电,或是意外断电,混合式器件中的配置就会丢失,需要在下次上电时重新加载。
  LAPU PLD器件能简化设计,有利于完成系统初始化、设置系统环境及执行微控制器及其它系统操作的准备工作,因此能够缩短系统的初始化时间。这些PLD器件还能完成其它设置工作,如配置系统内存、为系统板卡上的元件提供稳定可靠的上电顺序、向各器件分配时钟,以及管理接口和总线。这样就提高了系统的设计效率,减少了元件数目,并降低了系统功耗。

更多信息请点击:http://www.zlgmcu.com/download/downs.asp?id=3008

 

《嵌入式对话》第四期下载

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值