概述
对于硬件加速模块来说,这些硬件加速模块会消耗源于CPU存储器的数据,并且以streaming方式产生数据。本文使用Vivado HLS和xfft IP模块(在IP Integrator使用HLS IP那节用过)。这些模块是连接到HP0的AXI4从端口,使得zynq7处理系统的数据通过AXI DMA IP核。硬件加速模块是免费的运行,并不需要驱动,只要数据被CPU推送(通常简称为处理系统或PS)。这里还要强调软件要求避免缓存一致性问题。
在Zynq CPU和HLS加速模块之间Streaming Data
Step 1: 产生HLS IP
这里会产生两个Vivado HLS文件,即fe_vhls_prj和be_vhls_prj,它们都包含HLS IP。
Step 2: 创建Vivado Project
打开Vivado,选择Create New Project,下一步在Project location里选择lab2文件夹,并将project name命名为project_1,然后选择RTL Project和do not specify sources at this time,在Board选择ZYNQ-7 ZC702 Evaluation Board,最后点击Finish。
Step 3: 给IP库里添加HLS IP
在Flow Navigator窗口点击IP Catalog,然后选择IP Settings,在IP Settings对话框选中Add Repository,在lab2下Create New Folder,并命名为vivado_ip_repo,然后依次添加lab2/hls_designs/fe_vhls_prj/IPXACTExport/impl/ip和lab2/hls_designs/be_vhls_prj/IPXACTExport/impl/ip,现在在HLS IP中有Hls_real2xfft和 Hls_xfft2real这两个I