24年全国大学生电子设计大赛C题无线传输信号模拟系统(省一等奖)

大赛简介

  全国大学生电子设计竞赛(National Undergraduate Electronics Design Contest)是教育部和工业和信息化部共同发起的大学生学科竞赛之一,是面向大学生的群众性科技活动,目的在于推动高等学校促进信息与电子类学科课程体系和课程内容的改革。竞赛的特点是与高等学校相关专业的课程体系和课程内容改革密切结合,以推动其课程教学、教学改革和实验室建设工作。其含金量在电子信息类中不言而喻,能够获得国奖,对自己以后的工作和升学都有帮助

24年电赛C题分析

作为每年必出的题型,信号类和仪器仪表类的题型相对来说难度还是有点大的,无论是赛前的准备还是比赛的过程中,总会遇见各种各样的问题,因此有一个好的心态是我们战胜困难的前提,同时也应该与对于保持和谐的关系遇到问题要及时讨论,相信大家也遇到过和队友闹矛盾的情况,只要明白你们的共同目标是什么,这样的问题还是很容易解决的。

作为今年的信号类题型,C题毫无意外的设计带了调制解调,一旦牵涉这类题型,就会避免不了的要跟高频信号打交道,但是有很多同学会发现自己设计的电路在实际使用中会达不到频率要求(具体体现在频率升高信号会逐渐衰减),这种情况下如果你所使用的芯片带宽积远远超过题目要求的频率范围,那么是很容易达到题目要求的,没有达到题目要求效果的铁子可以检查一下自己设计的运放电路是否存在问题,对高频的信号题来说PCB的布局布线也是非常有讲究的,下面让我们来看一下今年的信号题要求。

从组委会给的框图我们可以看出这里需要产生两路信号,一路是直接传输的信号,一路是多径传输的信号。这里的意思是我们需要产生两个信号来模拟无线传输系统中信号经过某些障碍物时对信号产生的影响,例如幅值上的衰减,相位上的变化等;从这里我们可以理解,两路信号其中直达信号是我们的标准信号,我们需要改变多径信号来模拟无线传输系统中的变化,具体为多径信号相对于直达信号可以设置幅度上的衰减,相位上的改变和时域上的延时,通俗易懂的来说就是我们需要产生两路信号,其中一路信号作为基准,另一路信号相对于基准信号来说可以设置它们之间的幅值比,相位差和延时,最后还要求将这两路信号相加,确保信号无失真。对于两路信号的要求如下

这里可以看到我们需要模拟的信号分为两种一种是AM调制波,一种是CW波(即正弦波),要求CW波的频率和AM波载波频率在30M~40M之间以步进1MHz可调,并且其信号幅值有效值在0.1~1V之间以0.1V步进可调,对于AM信号来说要求调制信号频率为2MHz,其调制度可以调节。
并且直达信号和多径信号之间的幅值比可设置,具体为0~-20dB以布局-2dB可调,两个信号之间相位差可设置0~180之间以步进30可调,延时50~200ns步进30可调,说到这里很多人就会觉得这道题单单是题目就有如此多的要求,做起来应该非常困难,结果确实是这样,刚拿到题目的时候我们也是懵逼的,对于移相和延时,我们怎么可以观察到两个信号之间的相位差和延时呢,最终我们还是硬着头皮去做,知道测试的时候才知道,延时是对于AM信号来设置的,相位差设置是针对CW信号的,对于两个正弦波信号的相位差我们用示波器就可以知道,对于AM信号的延时我们可以找到两个AM波的最高峰或者最低峰,它们之间的时间就是延时时差,最后通过合路器将两路信号合路,确保波形稳定无失真。
下面就是我们如何来产生AM波和CW波,对于CW波我们可以直接使用DDS发出对应频率的正弦波,通过放大器即可实现最大有效值1V的要求,其有效值可调我们可以改变DDS输出幅度字的大小来控制DDS输出信号幅值的大小,对于AM信号来说我们即需要输出载波也需要输出调制信号,到这里我们就可以发现我们至少需要输出思路信号,最好的方法就是使用AD9959,它自带四路输出,但是我们因为资源有限,只使用了两块AD9958一块输出2M的调制信号,一块输出载波或CW信号。调制信号和载波已经解决,接下来如何产生AM波呢,我们学校其他的队伍都是使用的加法器配合乘法器来调制出AM波,我们是跟着学长的方法来产生AM波,具体是使用压控增益放大器来实现AM波,通过调制信号来改变电路的增益,同时就改变了信号的放大倍数,即实现了载波信号的大小随调制信号的改变而改变,经过验证最终我们产生了AM波,且对比乘法器配合加法器这种方案,我们使用的这种方法可以更容易的去控制调制度和两路AM信号的时延,通过改变调制信号的幅值我们就可以改变其AM信号的调制度,改变两路调制信号的相差就可以控制其AM信号的时延。对于CW信号的相位差,我们直接控制两路正弦波通道之间的相位字即可实现,这些都是DDS商家自己写好的程序,只需要在代码里面改变它们的初相就可以实现相位差的改变。最后是幅值可调,淘宝上面有现成的数字射频衰减模块,可通过IIC协议直接控制它的衰减倍数,但是由于资源有限,我们最终使用VCA824程控衰减/放大器来实现信号的衰减控制,经过测试确实可以实现0~-20dB的衰减,只需要控制DAC给芯片的Vg引脚不同的电压就可以实现不同程度的衰减。最后就是信号的合路了,这里我们不难想到合路器就是加法器,但是用什么芯片可以实现40M信号的相加呢,我们试过OPA820,842、690、695结果只有OPA695可以实现,其他三个芯片会产生自激现象,我们怀疑是阻抗的问题,于是我们使用了OPA695,但是到后面我们发现如果两路信号0dB衰减且同相无时延有效值为1V的情况下,一路信号的峰峰值就达到了5V,两路信号相加更是超过了10V,对于OPA695来说供电电压是不可以大于10V的,对于±5V供电来说,OPA695无法满足这种情况,因此我们想到了THS系列的芯片,这类芯片的带宽普遍在250M左右,对于40M信号的处理是完全足够,最终我们选择了THS3091芯片,采用±15V供电完美的解决了题目要求。具体的系统框图如下

由于我是团队里负责硬件的,所以对于代码不是很理解,大家如果有什么硬件方面的问题可以私信我。我们团队从4月份准备电赛开始到结束也是做过几个真题项目,如果有铁子需要硬件或软件指导我们也是很乐意的。

  • 19
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值