多思计组原理虚拟实验室-全加器(计算机组成原理)

1.实验目的:

  1. 熟悉多思计算机组成原理网络虚拟实验系统的使用方法。
  2. 掌握全加器的逻辑结构和电路实现方法。

2.实验要求:

  1. 做好实验预习,复习全加器的原理,掌握实验元器件的功能特性。
  2. 按照实验内容与步骤的要求,独立思考,认真仔细地完成实验。
  3. 写出实验报告。

3.实验电路:

本实验使用的主要元器件有:与非门、异或门、开关、指示灯

一位全加器的逻辑结构如图 1.1 所示,图中涉及的控制信号和数据信号如下:

  1. Ai、Bi:两个二进制数字输入。
  2. Ci:进位输入。
  3. Si:和输出。

Ci+1:进位输出

1 位二进制加法器有三个输入量:两个二进制数字 Ai、Bi 和一个低位的进位信号 Ci, 这三个值相加产生一个和输出 Si 以及一个向高位的进位输出 Ci+1,这种加法单元称为全加器,其逻辑方程如下:

Si=Ai⊕Bi⊕Ci 

Ci+1=AiBi+BiCi+CiAi

  1. 实验步骤:运行虚拟实验系统,从左边的实验设备列表选取所需组件拖到工作区中,按照图 1.1 所示搭建实验电路,得到如图 1.2 所示的实验电路。图1.2

2.打开电源开关,按表 1-1 中的输入信号设置数据开关,根据显示在指示灯上的运算结果填写表 1-3. 中的输出值。

  1. 表 1-1 一位全加器真值表

    输入

    输出

    Ai

       Bi

    Ci

    Si

    Ci+1

    0

         0

    0

            0

              0

    0

          0

    1

           1

              0 

    0

           1

    0

           1

             0

    0

           1

    1

            0

            1

    1

           0

    0

            1

            0

    1

    0

    1

            0

           1

    1

    1

    0

            0

           1

    1

    1

    1

            1

            1

  2. 关闭电源开关,增加元器件,实现一个 2 位串行进位并行加法器。用此加法器进行运算,根据运算结果填写好表 1-2。
  3. 实验图如下:

    表 1-2 2 位串行进位并行加法器真值表

    输入

    输出

    A2

    A1

    B2

    B1

    C1

    S2

    S1

    C3

    0

    1

    0

    1

    0

          1

        0

          0

    0

    1

    0

    1

    1

          0  

         0

           1

    1

    0

    0

    1

    0

          1

           1

           0

    1

    0

    0

    1

    1

          1

           1

         0

    1

    0

    1

    1

    0

          0

          0

          1

    1

    1

    1

    1

    1

         1

         1

         1

### 全加器实验电路连接图 全加器是一种用于执行两个单比特二进制数相加以及来自低的进信号处理的重要数字逻辑组件。该器件能够算三个输入(A, B 和 Cin),并提供两个输出:Sum (S) 表示当前的结果,Carry out (Cout) 则表示向高传递的进。 #### 半加器到全加器设计过程 为了构建完整的全加器,在Simulink环境中可以先创建半加器模块作为基础构件。通过组合两个半加器加上额外的逻辑即可形成一个标准的全加器结构[^1]: ```matlab % 创建一个新的 Simulink 模型文件 new_system('FullAdder') open_system('FullAdder') % 添加必要的库元件至模型窗口内 add_block('simulink/Logic and Bit Operations/XOR', 'FullAdder/Half Adder 1 XOR'); add_block('simulink/Logic and Bit Operations/AND', 'FullAdder/Half Adder 1 AND'); % 构建第二个半加器实例... ``` #### 完整的全加器电路连接说明 在一个典型的全加器设计中,具体连接如下所示: - 输入端口 A、B 连接到第一个XOR和AND- 来自低一的进输入(Cin)分别接入另一个XOR及其后的AND- 第一阶段产生的中间求和值(Sum_Stage1)再次进入最终级联使用的XOR运算得到总和输出(S),而两路AND操作结果则经由OR合成总的进输出(Cout); ![image](https://example.com/image.png) 此图像展示了一个基于上述描述搭建起来的标准全加器框图示意,其中包含了所有必需的功能单元之间的相互关系数据流向指示。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值