计算机组成原理实验1:全加器

本文介绍了计算机组成原理实验中关于全加器的内容,包括1位全加器的基础概念,进一步探讨了4位全加器的设计,并且深入研究了4位超前进位加法器的工作原理,对于理解FPGA硬件实现有很好的帮助。
摘要由CSDN通过智能技术生成

1位全加器

module Full_Adder_1bit(
	 input A,B,Cin,
    output F,Cout
    );

    assign F = A^B^Cin;
	 assign Cout = (A&B)|(A^B)&Cin;

endmodule

4位全加器

module Full_Adder_4bit(Sum,Cout,X,Y,Cin);
	output[3:0] Sum
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值