- 博客(7)
- 收藏
- 关注
原创 AXI DMA 解决大位宽下传输不连续的问题(个人理解)
大位宽时AXI STREAM的传输不连续问题,可以通过插入FIFO并使能Enable Packet Mode进行解决。上面的讨论不一定准确,仅供参考。
2024-02-29 19:05:11
1869
4
原创 ZYNQ AXI DMA S2MM GPIO控制传输
PL端的自定义IP核设计使用2.ZYNQ通过AXI DMA实现PL发送连续大量数据到PS DDR_zynq axidma-CSDN博客给出的verilog代码,其功能是收到开始发送指令后,进行计数,并且将计数的结果发送至IP核的AXI Stream的接口上。
2024-02-25 23:27:22
1567
2
原创 ZCU102 Standalone 实现自定义图像的读取与显示(SD存储接口与DP接口联合应用)
在本工程中,我们需要显示的图像如下图所示,它是我们在本地PC处理后的生成的一个256x256x4大小的玻璃表面缺陷图像,如下图所示(请忽略水印)。值得一提的是,此前我们曾使用SD2.0的存储卡成功跑通了Linux系统(SD卡模式启动),但经过验证发现,ZCU102在Standalone模式下,同样的SD2.0的卡在后续在SDK测试中无法实现读写。正好手上有现成的SD卡,我们就选择利用SD卡作为自定义图像存储的载体,用PS端先读取SD卡中存储的图像,再将图像显示在DP接口上。接着,我们进行主程序代码的编写。
2024-01-09 22:45:42
1378
原创 ZCU102 Standalone 显示接口(Displayport/HDMI)血泪调试史
ZCU102 Standalone 显示接口(Displayport/HDMI)血泪调试史
2024-01-04 15:54:17
3793
6
原创 二维Winograd算法
《High-Performance CNN Accelerator on FPGA Using Unified Winograd-GEMM Architecture》题目很清晰,在FPGA实现基于Winograd和GEMM的CNN算法,作者来自印度。在Abstract中提出,通常CNN的做法是用Winograd算法实现卷积层,用GEMM算法实现全连接层。这篇文章设计了通用计算单元UniWiG,兼容Winograd算法和GEMM算法,降低FPGA的资源消耗。此外,作者总结了使用Winograd算法
2020-12-11 16:27:56
1588
1
原创 2020-11-27
《Sparse-YOLO: Hardware/Software Co-Designof an FPGA Accelerator for YOLOv2》2020年IEEE ACCESS的文章,来自北京交通大学王东课题组,是国内搞FPGA CNN加速领头羊课题组之一。这篇文章采用的ABM-SpConv方法来自他们课题组之前的一篇论文:《ABM-SpConv: A novel approach to FPGA-based acceleration of convolutional neural net
2020-11-29 23:26:42
558
原创 2020-11-25
《Toward an Efficient Deep Pipelined Template-Based Architecture for Accelerating the Entire 2-D and 3-D CNNs on FPGA》2020年IEEE Access的文章,标题很清晰的说明了这篇文章的工作的特点:1.同时在FPGA上实现了2D和3D卷积网络 2.模块化(Template-Based)设计模式 3.基于流水线(Pipelined)技术这篇文章的内容是从FPGA2018的会议论文《Tow
2020-11-26 20:40:04
479
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人