AG32 MCU采集的数据如何通过内部AHB总线传输到FPGA逻辑

        AG32 因为管脚可以灵活定义,可以硬件兼容STM32F407等器件,深受客户的喜爱和欢迎。并且AG32内置FPGA逻辑,可以帮助客户实现高速的数据处理,这是其他普通MCU无法比拟的。客户刚上手开发,沟通了一些技术上的疑问,在此也做一些答疑分享。

Questions:

1、MCU 从一段内存空间用于存放一个外部数据的采样点,怎样循环把内存的数据给到,逻辑的入口。这个是走总线?还是需要把数据映射到逻辑IO资源?
2、我看在example工程的ve文件里,有关于 RMII的配置,但是驱动文件说明里没有这部分的介绍,这个是硬IP还是需要烧一个rmmi逻辑进去?

Reply:
1. 可以走AHB, APB总线。
2. RMII/MII都可以支持,ETH MAC 硬核。网盘里有例程。

Question:
ETH MAC使用 参考哪个文档,看哪个驱动部分的使用,没有这部分。

Reply:
请直接查看SDK 下, LWIP例程。

也可以参考SDK下analog ip部分的ADC, DAC。

analog_ip.v

 AHB2APB.V

        AG32的例程写的比较齐全,资料也很丰富。用户可以从手册和例程中,根据实际需要,编写自己的工程代码。遇到问题也欢迎与我们进行技术沟通和交流。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值