2021-10-03

《VerilogHDL数字设计与综合》由SamirPalnitkar撰写,介绍了VerilogHDL的发展及其在数字设计中的广泛应用。Verilog因其编程语言接口(PLI)、ASIC制造商的支持和Synopsys公司的综合技术而受到市场认可,成为硬件工程师的主要选择。该书涵盖了Verilog在数字电路各级别抽象的设计表达,是现代硬件描述语言的基础。
摘要由CSDN通过智能技术生成

《Verilog HDL数字设计与综合》
——Samir Palnitkar

verilog最初是一种靠仿真环境支持的专利语言,是第一种能够支持混合层次设计表达方式的语言,这些层次包括数字电路的各种级别的抽象,从开关机、门级,RTL级一直到更高级别的抽象。
verilog在市场上受认可的因素有:*一、*在verilog语言中引入编程语言接口(PLI)。利用PLI,verilog用户可以扩展具有自己特色的仿真环境。如果用户明白了如何开发PLI,并成功采用verilog扩展自己的仿真环境,那么这些用户会成为真正的Verilog赢家。*二、*ASIC制造厂商提倡使用verilog,绝大多数的数字逻辑仿真工作是由ASIC芯片设计者完成的,*三、*synopsys公司引入了以verilog为基础的综合技术,仿真和综合技术的结合使得verilog成为硬件工程师首选的硬件描述语言。今天,Verilog已经成为数字设计的首选语言,它是综合、验证和布局布线技术的基础。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值