如何在设计 PCB 时增强防静电 ESD 功能

PCB 板的设计当中,可以通过分层、恰当的布局布线和安装实现 PCB 的抗 ESD 设计。
在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整 PCB 布局
布线,能够很好地防范 ESD

来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透
元器件内部薄的绝缘层;损毁 MOSFET 和 CMOS 元器件的栅极;CMOS 器件中的触发器
锁死;短路反偏的 PN 结;短路正向偏置的 PN 结;熔化有源器件内部的焊接线或铝线。为
了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
在 PCB 板的设计当中,可以通过分层、恰当的布局布线和安装实现 PCB 的抗 ESD 设计
在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整 PCB 布局
布线,能够很好地防范 ESD。以下是一些常见的防范措施。
1、尽可能使用多层 PCB,相对于双面 PCB 而言,地平面和电源平面,以及排列紧密的信
号线地线间距能够减小共模阻抗和感性耦合,使之达到双面 PCB 的 1/10 到 1/100。尽量地将
每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接
线以及许多填充地的高密度 PCB,可以考虑使用内层线。
2、对于双面 PCB 来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线
或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于 60mm,如果可能,栅格尺寸
应小于 13mm。
3、确保每一个电路尽可能紧凑。
4、尽可能将所有连接器都放在一边。如果可能,将电源线从卡的中央引入,并远离容易直接
遭受 ESD 影响的区域。在引向机箱外的连接器(容易直接被 ESD 击中)下方的所有 PCB 层
上,要放置宽的机箱地或者多边形填充地,并每隔大约 13mm 的距离用过孔将它们连接在一起。
在卡的边缘上放置安装孔,安装孔周围用无阻焊剂的顶层和底层焊盘连接到机箱地上。
PCB 装配时,不要在顶层或者底层的焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实
现 PCB 与金属机箱/屏蔽层或接地面上支架的紧密接触。
5、在每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为
0.64mm。
6、在卡的顶层和底层靠近安装孔的位置,每隔 100mm 沿机箱地线将机箱地和电路地用
1.27mm 宽的线连接在一起。与这些连接点的相邻处,在机箱地和电路地之间放置用于安装
的焊盘或安装孔。这些地线连接可以用刀片划开,以保持开路,或用磁珠/高频电容的跳接。

如果电路板不会放入金属机箱或者屏蔽装置中,在电路板的顶层和底层机箱地线上不能涂阻
焊剂,这样它们可以作为 ESD 电弧的放电极。

要以下列方式在电路周围设置一个环形地:
(1)除边缘连接器以及机箱地以外,在整个外围四周放上环形地通路。
(2)确保所有层的环形地宽度大于 2.5mm。
(3)每隔 13mm 用过孔将环形地连接起来。
(4)将环形地与多层电路的公共地连接到一起。
(5)对安装在金属机箱或者屏蔽装置里的双面板来说,应该将环形地与电路公共地连接起来。
不屏蔽的双面电路则应该将环形地连接到机箱地,环形地上不能涂阻焊剂,以便该环形地可
以充当 ESD 的放电棒,在环形地(所有层)上的某个位置处至少放置一个 0.5mm 宽的间隙,
这样可以避免形成一个大的环路。信号布线离环形地的距离不能小于 0.5mm。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值