Baseline Wander Correction: 基线漂移补偿

本文介绍了以太网PHY在处理信号时如何应对基线漂移(Baseline Wander Correction, BLW)问题。通过均衡器和BLW校正,接收端能够对信号进行补偿,确保在长距离传输后仍能准确恢复数据。100MPLL产生的时钟用于数据采样,同时PHY还能处理ANSI X3.263-1995 FDDI-TDPMD标准定义的特殊数据包。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

Baseline Wander Correction: 基线漂移补偿

问:为什么部分PHY不支持 POE(power over ethernet)?

答:首先要解释以太网是一种基带传输系统,其中MLT_3信号是以 0 Hz为中心。在以太网 PHY中,,接收端数据通过Scrambler(解扰器),允许信号以 0 Hz为中心,并消除DC offset。发送端数据,加扰器通过将信号功率更均匀的分布在整个通道宽带上来实现这一点。当通过以太网电缆和以太网变压器发送“killer packers”(+1 or -1 长周期)。这样会导致MLT_3信号积累相当的DC offset,因为变压器的本质是高通的!!!这会导致信号从基线下降甚至偏离基线。作为接收端,该信号会导致错误码!

  1. 在lan9252 esc能纠正BLW(基线漂移)和能够接收 ANSI 3 263-1995 FDDI-TD PMD定义的"keill packet"
  2. 在这里插入图片描述
    在这里插入图片描述
    在这里插入图片描述
    在这里插入图片描述

均衡器和BLW修正和数据/时钟恢复

  1. 将ADC的此6位馈入DSP模块。DSP部分中的均衡器用于补偿由磁件、连接器和CAT-5电缆组成的物理通道引起的相位和幅值失真。均衡器可以为长度在1m到100m之间的任何高品质CAT-5电缆恢复信号。如果信号的直流成分使低频分量降至隔离变压器的低频极点以下,则变压器的下垂特性会明显增强,并将在接收的信号上产生基线漂移(Baseline Wander BLW)。为避免接收的数据损坏,PHY 会针对BLW进行校正并可接收ANSI X3.263-1995 FDDI TP-PMD定义的无位错误的“杀手包”(killer packet)。100M PLL生成125 MHz时钟的多个相位。由DSP定时单元控制的多路开关会选择最佳相位以对数据进行采样。此时钟被用作接收的恢复时钟。此时钟用于从接收的信号中提取串行数据。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

PI_sunyang

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值