XC1765ELPC20C/XILINX/赛灵思/代理现货库存/PLCC-20/深圳市太航


一次性可编程(OTP)只读存储器,用于存储Xilinx®FPGA的配置位流。仅需要一个用户i /O引脚•可级联存储更长的或多个比特流•可编程复位极性(active High或active low),以兼容不同的FPGA解决方案•XC17128E/EL, XC17256E/EL, XC1701和XC1700L系列支持快速配置•低功耗CMOS浮门工艺•XC1700E系列可提供5V和3.3V版本•XC1700L系列仅提供3.3V版本•可采用紧凑的塑料封装:8引脚SOIC, 8引脚VOIC, 8引脚PDIP, 20引脚SOIC, 20引脚PLCC, 44引脚PLCC或44引脚VQFP•领先的编程程序制造商编程支持•使用Xilinx Alliance和foundation™软件包的设计支持•保证20年寿命数据保留•无铅(Pb-free)封装可用描述XC1700系列配置prom提供了一种易于使用,经济高效的方法来存储大XilinxFPGA配置位流。图1给出了简化的框图。当FPGA处于主串行模式时,它生成驱动PROM的配置时钟。时钟沿上升后的短访问时间,数据出现在连接到FPGA DIN引脚的PROMDATA输出引脚上。fpga生成适当数量的时钟脉冲来完成配置。配置完成后,禁用prom。当FPGA处于从串行模式时,prom和FPGA都必须由输入信号进行时钟处理。通过使用ceo输出驱动以下设备的CE输入,可以连接多个设备。时钟输入和数据输出的所有prom在这个链是相互连接的。所有设备都是兼容的,可以与其他家庭成员级联。对于设备编程,赛灵思联盟或基金会软件将FPGA设计文件编译成标准的十六进制格式,然后将其传输给大多数商业PROM程序员。

引脚描述当CE或oe不活动时,数据数据输出处于高阻抗状态。在编程过程中,DATA引脚是I/O。请注意,OE可以编程为主动高或主动低。如果CE和OE都处于活动状态,则CLK输入上的每个上升沿增加内部地址计数器。RESET/ oe当高时,此输入保持地址计数器复位,并将数据输出置于高阻抗状态。该输入引脚的极性可编程为RESET/OE或OE/RESET。为了避免混淆,本文档将引脚描述为RESET/OE,尽管相反的极性在所有设备上都是可能的。当RESET激活时,地址计数器保持在“0”,并将数据输出置于高阻抗状态。这个输入的极性是可编程的。默认是活跃的高复位,但首选选项是活跃的低复位,因为它可以由fpga INIT引脚驱动。该引脚的极性在编程接口中控制。该输入引脚使用XilinxHW-130编程器轻松反转。第三方程序员有不同的方法来反转这个引脚。当高时,该引脚禁用内部地址计数器,将数据输出置于高阻抗状态,并强制设备进入低icc待机模式。CEOChip使能输出,连接到菊花链中下一个prom的CE输入。当CE和doe输入都是活动的并且内部地址计数器已超过其终端计数(TC)值时,该输出为低。换句话说:当PROM被读取后,只要OE处于活动状态,CEO就会跟随ce。当OE不活动时,ceo保持高电平,直到PROM复位。注意,OE可以被编程为主动高电平或主动低电平。VPPProgramming电压。在这个引脚上不允许超过规定的最大电压。正常读取操作时,此引脚必须连接到VCC。如果不这样做,可能会导致不可预测的、依赖温度的操作和电路调试中的严重问题。不要让VPP浮动!VCC和GNDPositive电源和接地引脚。未列出的PROM pinoutspin为“无连接”。控制proms FPGA设备与PROM连接:•PROM的DATA输出驱动前置FPGA设备的din输入。主FPGA CCLK输出驱动PROM的CLK输入。•PROM的CEO输出驱动菊花链中下一个PROM的CE输入(如果有的话)。•所有prom的RESET/OE输入最好由前置FPGA器件的INIT输出驱动。这种连接确保在任何(重新)配置开始之前,即使重新配置是由VCC故障发起的,也会重置PROM地址计数器。其他方法,例如从LDCor系统复位驱动RESET/OE,假设PROM内部电源复位总是与FPGA内部电源复位同步。这可能不是一个安全的假设。•PROM CE输入可以从ldor DONE引脚驱动。使用LDC避免了DIN引脚的潜在争用。•引线(或唯一)PROM的CE输入由引线FPGA器件的DONE输出驱动,前提是DONE没有永久接地。否则,LDC可以用来驱动CE,但在用户操作时必须无条件高。CE也可以永久固定为低电平,但这会使数据输出保持活跃,并导致不必要的最大10毫安供电电流。FPGA主串行模式概述可配置逻辑块(CLB)的I/O和逻辑功能及其相关的互连是通过组态程序建立的。根据三个FPGA模式引脚的状态,该程序可以在上电时自动加载,也可以根据命令加载。在主串行模式下,FPGA自动从外部存储器加载配置程序。Xilinx prom的设计是为了与Master Serial模式兼容。在上电或重新配置时,只要FPGA的三个模式选择引脚都为Low (M0=0, M1=0, M2=0), FPGA就会进入master Serial模式。数据在一条数据线上顺序地从PROM中读取。同步是由临时信号CCLK的上升沿提供的,这是在配置过程中产生的。Master Serial Mode提供了一个简单的配置界面。配置FPGA只需要一条串行数据线和两条控制线。从PROM读取数据是顺序的,通过内部地址和位计数器访问,这些地址和位计数器在CCLK的每个有效上升沿上递增。如果fpga上的用户可编程双功能DIN引脚仅用于配置,则在正常操作期间仍必须保持在定义的水平。赛灵思fpga系列通过片上默认的上拉电阻自动处理此问题。当单个FPGA的多个FPGA配置存储在一个PROM中时,OE引脚应该绑在Low。上电后,内部地址计数器被重置,配置从存储在内存中的第一个程序开始。由于OE引脚保持低,地址计数器在配置完成后保持不变。因此,为了用另一个程序重新编程FPGA, DONE线被拉低,配置从地址计数器的最后一个值开始。如果用户在fpga配置过程中应用RESET,该方法将失败。FPGA中止配置,然后重新启动新的配置,但prom不会重置其地址计数器,因为它从未在其OE输入上看到高电平。因此,新的配置读取PROM中的剩余数据,并将其解释为序言、长度计数等。由于fpga是主处理器,它发出必要数量的cclkpulse,高达1600万(224),DONE变高。然而,FPGA配置是完全错误的,在FPGA内部及其输出引脚上存在潜在的争用。因此,在配置过程中有任何外部重置的机会时,绝不能使用此方法。级联配置prom对于配置为菊花链的多个fpga,或者对于需要更大配置内存的未来fpga,级联prom提供额外的内存。从第一个PROM读取最后一个比特后,下一个到PROM的时钟信号断言其CEO输出为Low并禁用其DATAline。第二个PROM识别其CEinput上的Low电平并启用其DATA输出。参见图2,第6页。配置完成后,如果FPGA reset为Low,则所有级联PROM的地址计数器将复位,假设PROM复位极性选项已反转。为了用另一个程序重新编程FPGA, DONEline变为Low,配置从地址计数器停止的地方开始。在这种情况下,避免DATA和DIN配置的I/O使用之间的冲突。待机模式当ce值为High时,PROM进入低功耗待机模式。无论OE输入的状态如何,输出都保持在高阻抗状态。编程设备可以在赛灵思或合格的第三方供应商提供的编程器上编程。用户必须确保使用合适的编程算法和最新版本的编程软件。错误的选择可能会永久损坏设备。
XC1765ELPC20CXA7A35T-1CSG324QXCKU3P-1SFVB784EXCR3256XL-12FT256IXA6SLX75T-2FGG484QXC4VLX15-11SFG363IXC7K480T-1FFG901CXC9536-15VQG44IXC4VLX100-10FF1148CXCVU440-2FLGA2892IXC3S400-4FT256IXC2S50E-6TQ144CXC2S400E-6FG456CXC5VLX50T-1FFG665IXC3S1500-4FG456CXC2VP40-6FF1152CXCKU035-3FFVA1156EXCKU035-1FFVA1156IXC9572XL-7TQ100CXA2C64A-8VQG44QXC7VX415T-2FFG1158CXCV1000-5BG560CXC95288XV-10FG256CXC2VP7-5FG456CXC4VLX60-10FFG1148CXA7Z010-1CLG225QXC2S50E-6FT256CXCV300E-6FG456CXCS40XL-4PQ208CXC2S200E-6FGG456CXCKU5P-1FFVB676IXC3S250E4FTG256CXC3S250E-4CP132IXC3S200AN4FTG256CXC3S2004TQG144CXC3S500E-FTG256XC3S5000-5FGG676CXC3S5000-5FGG1156CXC3S15004FGG456CXC3S2004FT256CXC3S1000-5FGG456CXC3064100PG132MXC3S10004FGG456CXC3195AXC3190A3PQ160CXC3090A-7TQ176CXC3142AXC5VLX110-2FFG1760CXC5VLX110T-1FFG1136XC5VLX110T-1FF1136XC5VFX200T-1FFG1738CXC5VFX100T-2FF1136IXC5206XC5204-PQ100XC4VLX60-10FF1148CXC4VLX60-10FF668XC4VLX60-12FFG668CXC4VLX100-12FFG1148CXC4VLX100-11FFG1513CXC4VLX15-10SF363CXC4VLX200-11FF1513CXC3SD1800A-4CSG484XC4008E-3PQ208CXC4006XC3SD3400A-5FG676CXC3SD3400A-4CS484CXC4020XLA-07PQ240CXC4020XLXC4020EXC4013XL-09PQ240CXC4013XLXC4013XLA-09PQ208CXC4036EX-2HQ240CXC4028XLA-09HQ240IXC4028XL-1BG352CXC4028XL-09HQ240CXC4028XL09HQ240CXC4VFX100-11FFG1517CXC4VFX100-11FF1152IXC4420PQ208CXC4403-PQ100CXC2C64-5CP56CXC2C64-7CP56IXC2C512-10PQG208CXC2S1005PQG208CXC2S100-5FG256IXC2S1005FG256CXC2C32-6VQ44IXC18V04VQ44BRTXC17S10XLPD8IXC17V16VQ44IXC17V08PC44CXC18V01SO20XC18V01S0G20CXC18V01JCXC18V01VQ44IXC18V01VQ44XC1701PIXA6SLX45-2FGG484IHW-RIBBON14

  • 7
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值