XC2C32-6CP56C/XILINX/赛灵思/原装正品库存/BGA56/太航半导体

•优化1.8V系统-业界最快的低功耗CPLD-静态Icc在任何时候都小于100微安-密度从32到512 macrocells•业界最好的0.18微米CMOS CPLD-优化架构,有效的逻辑合成-多电压I/O操作-·先进的系统功能-最快的系统编程·1.8V ISP使用IEEE 1532 (JTAG)接口-实时重新配置(OTF)- IEEE1149.1 JTAG边界扫描测试-可选的施密特触发输入(每引脚)-无与伦比的低功耗管理- FZP 100% CMOS产品术语生成- DataGATE外部信号控制-灵活的时钟模式·可选的DualEDGE触发寄存器·时钟分频器(÷ 2,4,6,8,10,12,14,16)·CoolCLOCK-具有宏单元控制的全局信号选项多个全局时钟与相位选择permacrocell·多个全局输出使能·全局设置/复位-丰富的产品术语时钟,输出使能和设置/复位-高效的控制术语时钟,输出使能和设置/复位为每个macrocell和跨功能块共享-先进的设计安全性-接线或led驱动器的开路漏极输出选项-可选的总线保持或弱上拉选择I/O引脚-可选的未使用I/O可配置接地-混合I/O电压兼容1.5V,所有部件的1.8V、2.5V和3.3V逻辑电平·SSTL2-1、SSTL3-1和HSTL-1在128个macrocell和更密集的器件上- PLA架构·卓越的引脚保持性·跨功能块的100%产品期可路由性-热插拔-广泛的封装可用性,包括细间距:·芯片级封装(CSP) BGA、fine Line BGA、TQFP、PQFP、VQFP、和PLCC封装-使用Xilinx和行业标准CAE工具进行设计输入/验证-使用XilinxWebPACK™或WebFITTER™工具为所有密度提供免费软件支持-业界领先的非易失性0.18微米cmos工艺-保证1000个程序/擦除周期-保证20年数据保留功能家族概述Xilinx CoolRunner™- ii CPLD提供与XC9500/XL/XV CPLD系列相关的高速和易用性,并具有XPLA3™系列的极低功耗多功能性CPLD。这意味着完全相同的部件可以用于高速数据通信/计算系统和领先的便携式产品,并具有系统内编程的额外好处。低功耗和高速运行合二为一,使用方便,性价比高。赛灵思获得专利的Fast Zero Power™(FZP)架构固有地提供非常低的功耗性能,而无需任何特殊的设计措施。时钟技术和其他节电功能扩展了用户的电力预算。从Xilinx ISE 4.1i, WebFITTER和ISE WebPACK开始支持设计功能。更多的细节可以在第13页的进一步阅读中找到。表1显示了CoolRunner-II CPLD系列的宏单元容量和关键时序参数具有相应的I/O计数。所有封装都是表面贴装的,其中一半以上是球栅技术。超微小的封装可以在最小的面积内实现最大的功能容量。在CoolRunner-II cpld中使用的CMOS技术产生最小的热量,允许在高速运行期间使用微小的封装。每个封装中至少有两个密度,其中三个在VQ100(100针1.0mm QFP)和TQ144(144针1.4mm QFP)中,以及在FT256(256球1.0mm间距FLBGA)中。FT256对于具有中到高密度逻辑要求的小尺寸便携式产品尤为重要。架构描述coolrunner - ii CPLD是一个高度统一的快速、低功耗CPLD系列。底层架构是传统的cpld架构,将macrocell组合成功能块(FBs

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值