XC2V1000-6FF896C/XILINX/赛灵思/代理现货库存//深圳太航半导体

Virtex®- ii功能概述•业界首个平台FPGA解决方案•IP-Immersion™架构-密度从40K到8M系统门- 420 MHz内部时钟速度(高级数据)- 840+ Mb/s I/O(高级数据)•SelectRAM™内存层次- 3mb的真正双端口RAM在18 kbit块SelectRAM资源-高达1.5 Mb的分布式SelectRAM资源-高性能接口到外部存储器·DDR-SDRAM接口·FCRAM接口·QDR™- sram接口·Sigma RAM接口·算术功能-专用18位x 18位乘法器块-快速预检携带逻辑链•灵活的逻辑资源-多达93,184个内部寄存器/锁存器与ClockEnable-多达93,184个查找表(lut)或级联的16位移位寄存器-宽多路复用器和宽输入功能支持-水平级联链和产品和支持-内部3状态总线•高性能时钟管理电路-多达12个DCM(数字时钟管理器)模块·精确时钟去偏·灵活的频率合成·高分辨率相移- 16个全局时钟多路复用器缓冲器•有源互连™技术-第四代分段路由结构-可预测的,快速路由延迟,独立输出•SelectI/O- ultra™技术-多达1,108个用户I/O- 19个单端标准和6个差分标准-可编程sink电流(2 mA至24 mA)每个I/O-数字控制阻抗(DCI) I/O:单端I/O标准的片上终端电阻- PCI- x @ 133 MHz, PCI @ 66 MHz和33 MHz合规性;和CardBus兼容-差分信号·840 Mb/s低压差分信号I/O(LVDS)与电流模式驱动·总线LVDS I/O·闪电数据传输(LDT) I/O与电流驱动缓冲器·低压正发射器耦合逻辑(LVPECL) I/O·内置DDR输入/输出寄存器-专有的高性能SelectLink™技术·高带宽数据路径·双数据速率(DDR)链路·基于web的HDL生成方法·由Xilinx Foundation™和Alliance™系列支持基于sram的系统配置-快速SelectMAP™配置-三重数据加密标准(DES)安全选项(比特流加密)- IEEE1532支持-部分重新配置-无限可重新编程性-读回能力•0.15 μ m 8层金属工艺与0.12 μ m高速晶体管•1.5 V (VCCINT)核心电源专用3.3 VVCCAUX辅助和VCCO I/O电源•IEEE 1149.1兼容边界扫描逻辑支持•三种标准细间距(0.80mm,1.00mm和1.27mm)的倒装芯片和线键球栅阵列(BGA)封装•100%工厂测试Virtex-II系列是一款基于IP核和定制模块的平台FPGA,可实现从低密度到高密度的高性能设计。该系列为电信、无线、网络、视频和DSP应用提供完整的解决方案,包括pci、LVDS和DDR接口。领先的0.15µm / 0.12µm CMOS 8层金属工艺和Virtex-II架构针对高速低功耗进行了优化。Virtex-II系列结合了各种灵活的功能和高达1000万个系统门的大范围密度,增强了可编程逻辑设计能力,是掩模编程门阵列的强大替代品。如表1所示,Virtex-II系列由12个成员组成,从40K到10M不等的系统门。包装产品包括0.80毫米、1.00毫米和1.27毫米螺距的球栅阵列(BGA)包装。除了传统的线键互连外,倒装芯片互连也用于一些BGA产品。使用倒装芯片互连提供了更多的I/ o比可能在线键版本的类似的封装。倒装芯片结构提供了高引脚数与高热容量的结合。表2显示了可用的最大用户I/ o数。Virtex-II设备/封装组合表(本节末尾的表6)详细说明了使用线键或倒装芯片技术的每个设备和封装的最大I/ o数量。

可编程I/O块提供封装引脚和内部可配置逻辑之间的接口。大多数流行的和领先的I/O标准都是由可编程iob支持的。内部可配置逻辑包括四个主要元素,组织在一个常规数组中。•可配置逻辑块(clb)为组合和同步逻辑提供功能元素,包括基本存储元素。buft (3- statbuffers)与每个CLB元素相关联,驱动专用的可分段水平路由资源。•块选择存储器模块提供真正的双端口RAM的大18kbit存储元素。•乘法器块是18位x 18位专用乘法器。•DCM(数字时钟管理器)块提供自校准,时钟分布延迟补偿,时钟乘法和除法,粗粒度和细粒度时钟相移全数字解决方案。新一代可编程路由资源称为主动互连技术,将所有这些元素互连起来。通用路由矩阵(general routing matrix, GRM)是一组路由交换机。每个可编程元件被绑定到一个交换矩阵,允许多个连接到通用路由矩阵。整个可编程互连是分层的,旨在支持高速设计。所有可编程元素,包括路由资源,都由存储在静态内存单元中的值控制。这些值在配置过程中加载到存储单元中,可以重新加载以改变可编程元件的功能。Virtex-II特性介绍Virtex-II的特性。输入/输出块(IOBs)IOBs是可编程的,可以分类如下:•带可选单数据速率或双数据速率(DDR)寄存器的输入块•带可选单数据速率或DDR寄存器的输出块,以及可选的3状态缓冲区,可直接或通过单个或DDR寄存器驱动•双向块(输入和输出配置的任何组合)这些寄存器要么是边缘触发的d型触发器或电平敏感锁存器。IOBs支持以下单端I/O标准:•LVTTL、LVCMOS (3.3 V、2.5 V、1.8 V、1.5 V)•PCI- x (133 MHz、PCI (3.3 V、33 MHz、66 MHz)•GTL、GTLP•HSTL (I、II、III、IV类)•SSTL (3.3 V和2.5 V, I和II类)•agp - 2x数字控制阻抗(DCI) I/O功能自动为每个I/O元件提供片上终止。IOB器件还支持以下差分信号I/O标准:•LVDS•BLVDS (Bus LVDS)•ULVDS•LDT•lvpecl2个相邻的pad用于每个差分对。两个或四个IOB块连接到一个交换机矩阵以访问路由资源。可配置逻辑块(CLB)CLB资源包括四个片和两个三状态缓冲区。每个切片是等效的,并且包含:•两个函数生成器(F & G)•两个存储元素•算术逻辑门•大型多路复用器•宽功能能力•快速携带前瞻性链•水平级联链(或门)函数生成器F & G可配置为4输入查找表(lut), 16位移位寄存器或16位分布式SelectRAM内存。另外,这两个存储元件要么是边缘触发的d型触发器,要么是电平敏感锁存器。每个CLB都有内部快速互连,并连接到交换矩阵以访问通用路由资源。块SelectRAM内存块SelectRAM内存资源是18kb的true双端口RAM,可编程从16K x 1位到512 x 36位,在各种深度和宽度配置。每个端口在历史上是同步和独立的,提供三种“写中读”模式。块选择内存是可级联的,以实现大型嵌入式存储块。双端口和单端口模式支持的内存配置如表3所示。一个乘数块与每个SelectRAM内存块相关联。乘数块是专用的18 x 18位乘数,并针对基于一个端口上的blockSelectRAM内容的操作进行了优化。18 × 18乘数可以独立于块SelectRAM资源使用。读/乘/累加操作和DSP滤波器结构非常高效。SelectRAM内存和乘法器资源都连接到四个交换矩阵,以访问通用路由资源。全局时钟DCM和全局时钟复用器缓冲器为设计高速时钟方案提供了完整的解决方案。多达12个DCM块可用。为了产生非偏置的内部或外部时钟,每个DCM可用于消除时钟分布延迟。DCM还提供90度、180度和270度相移版本的输出时钟。细粒度相移提供高分辨率的相位调整增量1/256时钟周期。非常灵活的频率合成提供一个时钟输出频率等于输入时钟频率的任意M/D比,其中M和D是两个整数。准确的定时参数请参见Virtex™-II电气特性。Virtex-II设备具有16个全局时钟MUX缓冲区,每个象限最多有8个时钟网。每个全局时钟MUXbuffer可以选择两个时钟输入中的一个,并且可以从一个时钟切换到另一个时钟。每个DCM块可以驱动16个全局时钟MUX缓冲区中的4个。路由资源IOB、CLB、block SelectRAM、multiplier和DCM元素都使用相同的互连方案和对全局路由矩阵的相同访问。时序模型是共享的,大大提高了高速设计性能的可预测性。总共有16条全局时钟线,每个象限有8条可用。此外,每行或每列24条垂直和水平延长线以及大量的辅助和本地路由资源提供了快速互连。Virtex-IIbuffered互连相对不受netfanout的影响,互连布局的设计是为了最小化交叉扰。每一行或每一列的水平和垂直路由资源包括:•24条长线•120条十六进制线•40条双线•16条直连线(所有四个方向的总数)边界扫描边界扫描指令和相关的数据寄存器支持访问和配置符合IEEE标准1149.1 - 1993和1532的Virtex-II设备的标准方法。实现了系统模式和测试模式。在系统模式下,即使在执行非testboundary-scan指令时,Virtex-II设备也会执行其预期的任务。在测试模式下,边界最小指令控制用于测试目的的I/O引脚。Virtex-II测试访问端口(TAP)支持BYPASS,PRELOAD, SAMPLE, IDCODE和USERCODE非测试指令。还支持EXTEST、INTEST和HIGHZ测试指令。配置virtex - ii设备通过将数据加载到内部配置内存中进行配置,使用以下五种模式:•从串行模式•主串行模式•从SelectMAP模式•主SelectMAP模式•边界扫描模式(IEEE 1532)片上可用数据加密标准(DES)解密器来保护比特流。可以使用一个或两个三重des密钥集来选择性地加密配置信息。可回读和集成逻辑分析仪存储在Virtex-II配置内存中的配置数据可以回读以进行验证。除了配置数据外,还可以回读所有触发器/锁存器、distributedSelectRAM和块SelectRAM内存资源的内容。此功能对于实时调试非常有用。集成逻辑分析仪(ILA)核心和软件为访问和验证virtex - ii设备提供了完整的解决方案。可提供Virtex-II设备/封装组合和最大I/OWire-bond和倒装芯片封装。表4和表5分别显示了线键和倒装芯片封装中最大可能的用户I/ o数。表6显示了所有设备/包组合的可用用户I/ o数量。CS表示线键芯片级球栅阵列(BGA)(0.80 mm间距)。•FG表示线键细间距BGA (1.00 mm间距)。•FF表示倒装芯片细间距BGA (1.00 mm间距)。•BG表示标准BGA(1.27毫米间距)。•BF表示倒装芯片BGA (1.27 mm间距)。每个包的I/ o数量包括除15个控制引脚(CCLK, DONE, M0, M1, M2, PROG_B,PWRDWN_B, TCK, TDI, TDO, TMS, HSWAP_EN, DXN,DXP和RSVD)和vbat之外的所有用户I/ o。XC2V1000-6FF896CXC2S50E-6TQG144XC2V1000-FG456AGTXC2V1500-4FF896IXC2V2000-5FG676IXC2V250-4CSG144CXC2V250-6FGG456CXC2V250-5FGG456CXC2V3000-5BF957CXC2V3000-5FGG676IXC2V500-5FG456IXC2V3000-5FFG1152CXC2VP205FG676CXC2VP205FFG896CXC2VP20-7FF896CXC2VP40-5FGG676CXC2VP50-5FF1152CXC2VPX20-6FFG896CXC2VPX20XC2VP7-6FF896CXC2VP7-5FGG456CC2VP7-5FF896IXC2S15-5CS144IXC2S150E-7FT256CXC2S150E6FG456CXC2S150E-6FTG256XC2S100E6FTG256CXC2S100E6PQG208CXC2S1505FG256IXC2S30-5TQ144XC2S200E6PQG208CXC2S200E6FTG256CXC2S50-5PQG208XC95108-10PQG100IXC7Z035-2FFG676CXC7VX980T-L2FFG1930EXC953615VQG44CXC95144-15PQG100IXC95144XL10TQ144CXC7VX485T-2FFG1927XC7VX1140T-2FLG1930IXC7VX330T-1FFG1761CXC7VX1140T-1FLG1928CXC7VX1140T-1FLG1926CXC6SLX75T-N3FGG484CXC6VLX130T-1FFG784XC6VLX130T-1FF784IXC6VLX195T-L1FFG784CXC6VLX195TXC6VLX365T-2FFG1759CXC6VLX365T-1FFG1759CXC6VLX75T-1FF484IXC6VLX550T-2FFG1759IXC7336Q-10PQ44CXC7A200T-3FBG484CXC7A200T-2FGG484IXC6SLX45-1CSG324IXC6SLX16-1CSG225IXC6SLX150T-3CSG484CXC5VTX240T-2FF1759IXC5VLX30-2FF676CXC5VLX330T-1FFG1738CXC5VLX330T-1FFG1738XC5VLX30T-2FFG665IXC5VLX155T-2FFG1738CXC5VLX20T-2FFG323IXC5VLX20T-2FFG323CXC5VLX85-2FFG1153CXC5VLX330T-2FFG1738IXC5VLX50-2FFG324CXC5VLX50-2FF676CXCZU2EG-2SFVA625IXCVU7P-2FLVB2104IXCVU7P-3FLVC2104EXCZU15EG-1FFVC900IXQVR600-4CB228VXQF32PV0G48MXQ6SLX75T-2FG484QXCZU7EG-2FBVB900XCZU5EV-1FBVB900IXCR3256XL-10TQ144XCR3512XL-10PQ208XCS05XL-VQ100XCR5032-7VQ44CXCR3512XL-12PQG208IXCR5064C-7VQ44CXCR5064C-10VQ100IXCS203TQ144IXCS20-3PQG208IXCR3128XL-7CSG144CXCR3128XL10VQG100IXCR3064XL-6CSG48CXCR3064XL-7CSG48IXCR3064XL-7CS48CXCS30XL-4XCS30XL-4TQ144XCS40-PQ208XCV150-4BG352IXCV1504BG352IXCS303TQ144C

  • 14
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值