原理图_建库规范


1> 元器件分类

序号库名器件分类举例
101_Discrete Devices分立元器件电阻、电容、电感、二极管、三极管…
202_PMIC Devices电源器件DC-DC、LDO、电源模块
303_MCU微控制器MCU,SOC
404_FPGA可编程逻辑控制器Inter,Xilinx
505_Memory Devices存储器SDRAM、DDR3、Flash
606_Function IC接口器件以太网芯片W5500, CAN芯片
707_Logic Devices逻辑器件74系列, 与或非门
808_Driver Devices驱动器件达林顿晶体管阵列驱动
910_Analog Devices模拟器件滤波器、放大器、射频器件
1011_Sensor Devices传感器温度传感器,压力传感器
1120_Connector接插件PH,HDR、DB
1221_Switch开关类按键,按钮,拨码开关
1230_Module Devices模块类核心板、WiFi模块
1331_Digital Symbol数电符号与门,或门…
1432_PLC Symbol控制器符号接线图符号…

2> 元器件绘制

2.1> 形状

接插件等形状区分,使原理图更清晰
2.1

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
在CADENCE中,HDL原理图建库是指使用硬件描述语言(如VHDL或Verilog)创建电子设计的模型。HDL原理图建库的目的是为了在电路设计中使用这些模型,以便实现信号处理、逻辑操作和功能集成等操作。以下是关于CADENCE中HDL原理图建库的一些基本步骤和注意事项。 首先,用户需要选择合适的HDL语言(例如VHDL或Verilog)来编写电路的描述模型。然后,使用CADENCE提供的设计工具创建一个新的项目,并将HDL模型导入到该项目中。 接下来,用户可以使用CADENCE提供的原理图编辑器,通过将各个元件(如门、寄存器、计数器等)拖拽到原理图中并连接它们来构建电路。在原理图中,用户还可以定义端口、输入/输出信号以及其他必要的电路参数。 完成电路设计后,用户可以使用CADENCE提供的仿真工具,对电路进行功能和时序仿真,以验证设计的正确性。如果仿真结果符合预期,那么可以将该电路导出为模型。 在导出模型之前,用户还需要为其定义适当的接口和属性,以便后续的集成和使用。确保正确定义接口和属性可以使其他设计人员更容易使用这个模型。 最后,用户可以将生成的模型保存为文件,并在以后的电路设计过程中重复使用。这样可以提高设计效率并保持一致性。 总体而言,CADENCE中HDL原理图建库过程涉及选择HDL语言、编写HDL模型、创建原理图、进行仿真、定义接口和属性,并最终保存模型。这些步骤的正确执行将确保模型的稳定性和可重用性,提高电路设计的效率。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值