LVDS、CML、LVPECL不同逻辑电平之间的互连(二)

本文转载来自:LVDS、CML、LVPECL不同逻辑电平之间的互连(二),转载仅作学习记录,请支持原作。

目录

1、LVPECL的互连

1.1、LVPECL到CML的连接

1.1.1、直流匹配

1.1.2、交流匹配 

1.2、LVPECL到LVDS的连接

1.2.1、直流匹配

1.3、LVPECL到HSTL的连接

2、CML的互连

2.1、CML到LVPEL的连接

2.1.1、50欧姆上拉匹配

2.1.2、50欧姆上拉+偏置

2.2、CML到LVDS的连接

2.2.1、直流匹配

2.2.2、交流匹配

2.3、CML到HSTL

3、LVDS的互连

3.1、LVDS到CML的连接

3.2、LVDS到LVPECL的连接

3.2.1、直流匹配

3.2.1、交流匹配

3.3、LVDS到HSTL的连接


1、LVPECL的互连

1.1、LVPECL到CML的连接

一般情况下,两种不同直流电平的信号(即输出信号的直流电平与输入需求的直流电平相差比较大),比较提倡使用AC耦合,这样输出的直流电平与输入的直流电平独立。

1.1.1、直流匹配

在LVPECL到CML的直流耦合连接方式中需要一个电平转换网络。该电平转换网络的作用是匹配LVPECL的输出与CML的输入共模电压。一般要求该电平转换网络引入的损耗要小,以保证LVPECL的输出经过衰减后仍能满足CML输入灵敏度的要求;另外还要求从LVPECL端看到的负载阻抗近似为50Ω。

直流耦合

如果要连接LVPECL到CML,需要增加如上图所示的电阻网络来进行电平转换,从而同时满足LVPECL的输出和CML的输入要求。下一步计算同时满足LVPECL的输出和CML的输入要求的R1、R2和R3的数值。

1.1.2、交流匹配 


在LVPECL的两个输出端各加一个到地的偏置电阻,电阻值选取范围可以从142Ω到200Ω。如果LVPECL的输出信号摆幅大于CML的接收范围,可以在信号通道上串一个25Ω的电阻,这时CML输入端的电压摆幅变为原来的0.67倍。(LVPECL输出摆幅600-1000mV,CML输入摆幅400-1000mV)如果LVPECL输出800mV>CML输入400mV,需要用额外的电阻降低电压幅度,此时需要R2≈50Ω。

交流耦合

1.2、LVPECL到LVDS的连接

1.2.1、直流匹配


LVPECL到LVDS的直流耦合结构需要一个电阻网络,设计该网络时有这样几点必须考虑:首先,我们知道当负载是50Ω接到Vcc-2V时,LVPECL的输出性能是最优的,因此我们考虑该电阻网络应该与最优负载等效;然后我们还要考虑该电阻网络引入的衰减不应太大,LVPECL输出信号经衰减后仍能落在LVDS的有效输入范围内。注意LVDS的输入差分阻抗为100Ω,或者每个单端到虚拟地为50Ω,该阻抗不提供直流通路,这里意味着LVDS输入交流阻抗与直流阻抗不等。

直流耦合

沿用130欧姆和83欧姆的模式,由于LVPECL的差分幅度一般大于LVDS的输入要求,所以对83欧姆进行了分压。这个电路既减少了交流摆幅到LVDS能承受的范围,也把直流偏置电压到LVDS需要的1.2V左右。

直流耦合

还有一种分压方式如下,摆幅被压缩了,但是直流偏置电压依然是LVPECL的VCC-1.3V。

直流耦合

如果LVDS输入端可以承受比较大得差分电压(大部分LVDS接收器可以承受LVPECL输出的信号幅度),而且能承受VCC-1.3V的直流偏置电压,则不需要电阻分压了。

1.2.2、交流匹配
由于LVDS芯片一般内置100欧姆匹配和偏置,直接下拉后加电容即可。

交流耦合

如果LVDS接收端没有内置偏置和匹配电阻,就需要外接提供100欧姆匹配和K级别电阻提供1.25V的直流偏置。

交流耦合

交流耦合

在LVPECL的两个输出端各加一个到地的偏置电阻,电阻值选取范围可以从142Ω到200Ω。同时信号通道上一定要串接50Ω电阻,以提供一定衰减。LVDS的输入端到地需加5KΩ电阻,以提供共模偏置。

交流耦合

1.3、LVPECL到HSTL的连接

150Ω电阻用作LVPECL输出的直流偏置(VCC-1.3V),也提供了一个源电流的直流通路。在HSTL接收端,R1和R2被用作戴维南端接,阻抗为50Ω(R1//R2),同时也设定了共模电压(VCM=0.75V)。

2、CML的互连

2.1、CML到LVPEL的连接

通常情况下,建议CML驱动LVPECL时采用交流匹配,不采用直流匹配。

2.1.1、50欧姆上拉匹配


如果LVPECL接收器的输入带有偏置,则可以通过电容直连。CML输出上拉50欧姆作为直流偏置。

2.1.2、50欧姆上拉+偏置


如果LVPECL接收器的输入不带有偏置,则需要用外部电阻提供偏置电压。

推荐使用的交流匹配方式如下:

交流耦合

交流耦合

2.2、CML到LVDS的连接

2.2.1、直流匹配


LVDS的输入侧支持1.25±1V的直流电平,如果CML的输出在这个范围内则可以直接连接。

2.2.2、交流匹配


如果LVDS输入内置直流偏置则如图连接。

如果LVDS输入没有内置直流偏置则需要增加直流偏置。

2.3、CML到HSTL

CML和HSTL的互连推荐采用交流耦合。

3、LVDS的互连

3.1、LVDS到CML的连接

一般情况下,不会存在LVDS与CML之间的对接,因为CML电平一般用在高速信号,如2.5G/10G等场合。而LVDS一般很难用在那么高的速率。

通常情况下,建议LVDS驱动CML时采用交流匹配。确保输出的交流幅度是否落在输入交流幅度之内。

CML一般都内置了匹配电阻。如果CML的输入没有直流偏置,则需要2个10K电阻。

交流耦合

交流耦合

3.2、LVDS到LVPECL的连接

LVDS的输出幅度比较小,如果后端LVPECL的输入能够接受才可以连接,否则要加转换芯片。

3.2.1、直流匹配


LVDS到LVPECL的直流耦合结构中需要加一个电阻网络,该电阻网络完成直流电平的转换。LVDS输出电平为1.2V,LVPECL的输入电平为Vcc-1.3V。LVDS的输出是以地为基准,而LVPECL的输入是以电源为基准,这要求考虑电阻网络时应注意LVDS的输出电位不应对供电电源敏感;另一个问题是需要在功耗和速度方面折中考虑,如果电阻值取的较小,可以允许电路在更高的速度下工作,但功耗较大,LVDS的输出性能容易受电源的波动影响;还有一个问题就是要考虑电阻网络与传输线的匹配。

直流耦合

直流耦合

3.2.1、交流匹配

接收端电阻网络中间接入一电容到地,这样可以消除差分线上的共模噪声。

交流耦合

3.3、LVDS到HSTL的连接

CML和HSTL的互连推荐采用交流耦合。

  • 6
    点赞
  • 119
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
<h3>回答1:</h3><br/>LVDSLVPECL、HCSL、CML都是不同的信号标准。 LVDS是低电压差分信号,是一种低功耗、高速率、低噪声的数字信号传输标准。 LVPECL是低电平差分发射器,是一种高速率、低功耗、低噪声的数字信号传输标准。 HCSL是高速差分信号逻辑,是一种低功耗、高速率、低噪声的数字信号传输标准。 CML是共模逻辑,是一种低功耗、高速率、低噪声的数字信号传输标准。 它们的区别在于传输速率、功耗、噪声等方面的不同。选择哪种标准取决于具体应用场景的需求。 <h3>回答2:</h3><br/>LVDSLVPECL、HCSL和CML都是工业界广泛使用的四种不同的差分电平标准。差分电平信号指的是有两个相反的电平信号在同一时间线上,表示两条相反的信号线之间的差异。这种信号传输方法可以大大降低电磁干扰和噪音的影响。下面将介绍这四种差分标准的不同之处。 1. LVDS(Low Voltage Differential Signaling,低电压差分信号)是广泛用于数码和模拟信号传输的标准。它使用低电压振幅和高速数据传输,速率可达10Gbps。LVDS定义了100Ω差分阻抗,适合于信号线长度短于10米的应用。它是一种被广泛使用的标准,用于视频信号、仪器和仪表、高速通信系统等。 2. LVPECL(Low Voltage Positive Emitter-Coupled Logic,低电压正发射极耦合逻辑)是一种高速,低功耗,低失真,高可靠性的差分信号传输标准。LVPECL定义了100Ω差分阻抗,频率通常高于1GHz。LVPECL的工作电压为2.5V至5.0V,通常用于高速高端应用,如半导体测试设备、高速数据通信等。 3. HCSL(High-Speed Current Steering Logic,高速电流逻辑)是一种电路技术,用于高速信号的传输,工作电压通常为1.5V至3.3V。HCSL可以实现高速数据传输,其速度可达到5Gbps。它定义了100Ω差分阻抗,通常用于高速通信设备、内存控制器等。 4. CML(Current Mode Logic,电流模式逻辑)是一种局部差分信号传输标准,使用简单的电路设计,可实现高速传输,速率可达到10Gbps。CML的电压范围通常在0.5V至1.2V之间,其定义了50Ω差分阻抗,适用于短距离高速通信。 总之,LVDSLVPECL、HCSL和CML都是四种不同的差分标准,它们具有不同的电气特性和应用范围。选择适当的标准将有助于提高系统性能,优化信号传输质量。 <h3>回答3:</h3><br/>LVDSLVPECL,HCSL和CML不同类型的信号传输标准,用于不同的应用场景和协议要求。 LVDS(低电压差分信号)是一种高速串行传输技术,使用差分信号传输数据。它提供了高带宽、低功率和低噪声的特性,常用于显示器、高速数据传输、图像处理和通信系统中。 LVPECL(低压峰值电平差分)是一种高速差分信号传输标准,具有高速、高性能和低功耗的特点。它常用于时钟和数据传输,包括高速总线、光通信和射频信号处理等方面。 HCSL(高性能互补平衡串联)是一种高速差分信号传输标准,它在电平上与LVPECL相似,但电流更低。它适用于中等速率和距离的应用场景,包括计算机总线、存储器控制等。 CML(共模逻辑)是一种用于高速信号传输和时钟数据恢复的差分信号标准。它具有高速、低功耗和可靠性的特点,适用于高速数据传输、时钟恢复和同步等应用。 总的来说,LVDSLVPECL、HCSL和CML分别适用于不同的速率、距离、功耗和信噪比要求,选择合适的传输标准是保证数据传输质量和系统性能的关键。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值