RT FlexSPI 接口 FPGA程序设计思路

1.先从简单的SDR模式开始做起,频率设置为120M,单端SCK,禁用SCKB 。

2.使用外部DQS信号,即由FPGA输出,DQS边沿与数据边沿对齐。

3.CS setup 1个SCK周期,HOLD 一个SCK周期。

4.修改LUT表,这里使用一字节命令,三字节地址,一字节数据长度,然后直接跟数据,没有DUMMY延迟。 

5.对FPGA端,CS,SCK是输入信号,DQS,D0-D8是双向IO信号,FPGA输出时方向为输出,FPGA输入时引脚方向为输入;RT芯片的 enableWriteMask设置为false时,DQS可以配置为单输出;FPGA上的双向引脚使用IOBUF原语驱动。

 

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值