【PIC32学习笔记】关于PIC32中的系统控制协处理器(CP0)

参考:PIC32MX Datasheet

关于 PIC32中的coprocessor0,即CP0,我们称之为系统控制协处理器( SYSTEM CONTROL COPROCESSOR
 )以下摘录自PIC32数据手册:

3.2.3 SYSTEM CONTROL COPROCESSOR (CP0)

In the MIPS® architecture, CP0 is responsible for the virtual-to-physical address translation, the exception control system, the processor’s diagnostics capability, the operating modes (Kernel, User and Debug) and whether interrupts are enabled or disabled. Configuration information, such as presence of options like MIPS16e®, is also available by accessing the CP0 registers, listed in Table 3-2. 



3.2.3 系统控制协处理器 (CP0)

 MIPS 构架中,CP0 负责处理虚拟地址到物理地址的转换、异常控制系统、处理器的诊断功能、工作模式 (内核、用户和调试)以及允许或禁止中断。通过访问 CP0 寄存器也可以得到表3-2 中列出的配置信息(例如显示MIPS16e等选项)。 


评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值