瑞萨应用--CS+ for CA如何 映射管脚功能

 在写这篇文章之前,我一直使用芯片的默认设置,就是建好工程之后,打开Code Generator,双击clock generat在pin assignment下,直接点了fix setting。

但是,有些外设是可以在多个PIN脚实现的,以 R5F10BGE为例,其中CRXD0和CTXD0可以用P10、P11,也可以用P72、P73,但一个工程只能映射到其中一组IO,默认是前者。

所以,如果要用P72、P73,就要在刚建好工程后在fix setting中设置。

转载于:https://www.cnblogs.com/EnlightenmentAnt/p/8253081.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值